JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
このデバイスには、次のリセット ソースが存在します。XRS、WDRS、NMIWDRS、SYSRS、SCCRESET、HIBRESET。『TMS320F2837xD デュアルコア リアルタイム マイクロコントローラ テクニカル リファレンス マニュアル』 の「システム制御」の章で「リセット信号」表を参照してください。
パラメータ th(boot-mode) は、これらのソースから開始されたいずれのリセットにも対応する必要があります。
一部のリセット ソースはデバイスによって内部で駆動されます。これらのソースの一部は、XRSを LOW に駆動します。これを使って、ブート ピンを駆動する他のデバイスをディセーブルにできます。。SCCRESETおよびデバッガのリセット ソースは、XRS を駆動しません。したがって、ブート モードに使用されるピンが、システム内の他のデバイスによってアクティブに駆動されないようにする必要があります。このブート構成には、OTPのブート ピンを変更する機能があります。詳細については、『TMS320F2837xD デュアルコア リアルタイム マイクロコントローラ テクニカル リファレンス マニュアル』 を参照してください。