JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
セクション 6.12.5.1.1.1 に、SPI マスタ・モードのタイミング要件を示します。セクション 6.12.5.1.1.2 に、SPI マスタ・モードのスイッチング特性 (クロック位相 = 0) を示します。セクション 6.12.5.1.1.3 に、SPI マスタ・モードのスイッチング特性 (クロック位相 = 1) を示します。図 6-77 に、クロック位相 = 0 の場合の SPI マスタ・モードの外部タイミングを示します。図 6-78 に、クロック位相 = 1 の場合の SPI マスタ・モードの外部タイミングを示します。