JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
CM サブシステムには、メモリ・ブロックとペリフェラルにアクセスする複数のマスタがあります。以下は、CM サブシステム上のマスタのリストです。
マルチマスタ・システムでは、異なるマスタやスレッドから重要なコード、データ、ペリフェラルへの不正アクセスを防止する保護メカニズムを備えていることが重要です。この保護メカニズムは次のようなものです。
Cortex-M4 には、このような保護を実現する ARM ネイティブ MPU (Cortex-M4 MPU) が搭載されています (『ARM® Cortex®-M4 プロセッサ・テクニカル・リファレンス・マニュアル』の「メモリ保護ユニット」の章を参照)。 他のマスタ (μDMA およびイーサネット DMA) については、汎用メモリ保護ユニット (CM-MPU) が提供されており、ユーザーはユースケースに基づいて構成し、保護を有効にすることができます。基本的に、各マスタに 1 つの MPU が提供され、マスタからのアクセスを保護します。詳細については、『TMS320F2838x リアルタイム・マイクロコントローラ・テクニカル・リファレンス・マニュアル』の「メモリ・コントローラ・モジュール」の章を参照してください。