JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
コンパレータ・サブシステムは、多数のモジュールで構築されています。各サブシステムには、2 つのコンパレータ、2 つのリファレンス 12 ビット DAC、2 つのデジタル・フィルタ、1 つのランプ・ジェネレータが搭載されています。コンパレータは、各モジュールで「H」または「L」と表記されています。ここで、「H」と「L」はそれぞれ「HIGH」(ハイ) と「LOW」(ロー) を表します。各コンパレータは、正入力の電圧が負入力の電圧よりも高いかどうかを示すデジタル出力を生成します。コンパレータの正入力は、外部ピンから駆動されます。負入力は、外部ピンまたはプログラマブル・リファレンス 12 ビット DAC によって駆動できます。各コンパレータ出力は、プログラム可能なデジタル・フィルタを通過させることで、不要なトリップ信号を除去できます。フィルタリングが不要な場合は、フィルタなしの出力も使用できます。ランプ・ジェネレータ回路はオプションで、サブシステム内でハイ・コンパレータのリファレンス 12 ビット DAC 値を制御できます。
各 CMPSS には、次のものが含まれます。
図 7-41 に、CMPSS のブロック図を示します。
図 7-42 に、337 ボール ZWT および 176 ピン PTP パッケージでの CMPSS 接続を示します。