JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
レシーバ・モジュールは、プログラマブルなディレイ・ラインを通過した後の FSI クロック (RXCLK) およびデータ・ライン (RXD0 および RXD1) に接続します。レシーバ・コアは、データ・フレーミング、CRC 計算、フレーム関連のエラー・チェックを処理します。レシーバ・ビット・クロックおよびステート・マシンは、デバイスのシステム・クロックとは同期しない RXCLK 入力によって実行されます。
レシーバ制御レジスタにより、CPU (または CLA) は FSIRX の動作をプログラム、制御、および監視できます。受信データ・バッファには、CPU、CLA、および DMA からアクセスできます。
レシーバ・コアは以下に示す機能を備えています。
図 7-69 に、FSIRX CPU インターフェイスを示します。図 7-70 に、FSIRX に搭載されている内部モジュールの概要を示します。すべてのデータ・パスと内部接続が表示されているわけではありません。