JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
セクション 7.13.7.1.1.1 に、SPI マスタ・モードのタイミング要件を示します。セクション 7.13.7.1.1.2 に、SPI マスタ・モードのスイッチング特性 (クロック位相 = 0) を示します。セクション 7.13.7.1.1.3 に、SPI マスタ・モードのスイッチング特性 (クロック位相 = 1) を示します。図 7-85 に、クロック位相 = 0 の場合の SPI マスタ・モードの外部タイミングを示します。図 7-86 に、クロック位相 = 1 の場合の SPI マスタ・モードの外部タイミングを示します。