JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
「リセット信号」表に、各種のリセット信号と、デバイスへの影響をまとめます。CM サブシステムのリセットについては、『TMS320F2838x リアルタイム・マイクロコントローラ・テクニカル・リファレンス・マニュアル』の「コネクティビティ・マネージャのシステム制御と割り込み」の「リセット」セクションを参照してください。
リセット・ソース | CPU1 コアのリセット (C28x、TMU、FPU、VCRC) |
CPU1 ペリフェラルのリセット | CPU2 コアのリセット (C28x、TMU、FPU、VCRC) |
CPU2 および CM ペリフェラルのリセット | CPU2 および CM をリセット状態に保持 | JTAG / Debug ロジックのリセット | IOS | XRSn 出力 |
---|---|---|---|---|---|---|---|---|
POR | あり | あり | あり | あり | あり | あり | ハイ・インピーダンス | あり |
XRSn ピン | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | - |
CPU1.SIMRESET.XRSn | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | あり |
CPU1.WDRS | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | あり |
CPU1.NMIWDRS | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | あり |
CPU1.SYSRS (デバッガ・リセット) | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | - |
CPU1.SIMRESET.CPU1RSn | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | - |
CPU1.SCCRESET | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | - |
CPU1.HWBISTRS | あり | - | - | - | - | - | - | - |
CPU2.SYSRS (デバッガ・リセット) | - | - | あり | あり | - | - | - | - |
CPU2.WDRS | - | - | あり | あり | - | - | - | - |
CPU2.NMIWDRS | - | - | あり | あり | - | - | - | - |
CPU2.SCCRESET | - | - | あり | あり | - | - | - | - |
CPU2.HWBISTRS | - | - | あり | - | - | - | - | - |
ECAT_RESET_OUT | あり | あり | あり | あり | あり | - | ハイ・インピーダンス | あり |
TRSTn | - | - | - | - | - | あり | - | - |
パラメータ th(boot-mode) は、これらのソースから開始されたいずれのリセットにも対応する必要があります。
一部のリセット・ソースはデバイスによって内部で駆動されます。これらのソースの一部は、XRSn を Low に駆動します。これを使って、ブート・ピンを駆動する他のデバイスを無効にします。SCCRESET およびデバッガのリセット・ソースは、XRSn を駆動しません。したがって、ブート・モードに使用されるピンが、システム内の他のデバイスによってアクティブに駆動されないようにする必要があります。ブート構成には、OTP のブート・ピンを変更する機能があります。詳細については、『TMS320F2838x リアルタイム・マイクロコントローラ・テクニカル・リファレンス・マニュアル』を参照してください。