JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
最小値 | 代表値 | 最大値 | 単位 | ||
---|---|---|---|---|---|
f(SYSCLK) | 周波数、デバイス (システム) クロック | 2 | 200 | MHz | |
tc(SYSCLK) | 周期、デバイス (システム) クロック | 5 | 500 | ns | |
f(CMCLK) | 周波数、コネクティビティ・マネージャ (CM) クロック | 2 | 125 | MHz | |
tc(CMCLK) | 周期、コネクティビティ・マネージャ (CM) クロック | 8 | 500 | ns | |
f(INTCLK) | 周波数、システム PLL が VCO に移行 (REFDIV 後)(1) | 2 | 25 | MHz | |
f(VCOCLK) | 周波数、システム PLL は VCO (ODIV 前) | 220 | 600 | MHz | |
f(PLLRAWCLK) | 周波数、システム PLL 出力 (SYSCLK 分周器より前) | 6 | 400 | MHz | |
f(AUXINTCLK) | 周波数、補助 PLL が VCO に移行 (REFDIV 後) | 2 | 25 | MHz | |
f(AUXVCOCLK) | 周波数、補助 PLL は VCO (ODIV 前) | 220 | 600 | MHz | |
f(AUXPLLRAWCLK) | 周波数、補助 PLL 出力 (AUXCLK 分周器より前) | 6 | 400 | MHz | |
f(PLL) | 周波数、PLLSYSCLK | 2 | 200 | MHz | |
f(PLL_LIMP) | 周波数、PLL のリンプ周波数(2) | 45/(ODIV + 1) | MHz | ||
f(AUXPLL) | 周波数、AUXPLLCLK | 2 | 150 | MHz | |
f(AUXPLL_LIMP) | 周波数、AUXPLL のリンプ周波数(3) | 45/(ODIV + 1) | MHz | ||
f(LSP) | 周波数、LSPCLK | 2 | 200 | MHz | |
tc(LSPCLK) | 周期、LSPCLK | 5 | 500 | ns | |
f(OSCCLK) | 周波数、OSCCLK (INTOSC1 または INTOSC2 または XTAL または X1) | それぞれのクロックを参照 | MHz | ||
f(AUXOSCCLK) | 周波数、補助 OSCCLK (INTOSC1 または INTOSC2 または XTAL または X1 または AUXCLKIN) | それぞれのクロックを参照 | MHz | ||
f(EPWM) | 周波数、EPWMCLK | 200 | MHz | ||
f(HRPWM) | 周波数、HRPWMCLK | 60 | 200 | MHz | |
f(CLBTILECLK) | 周波数、CLB タイル・クロック | 100 | 150 | MHz | |
f(CLBREGCLK) | 周波数、CLK レジスタ・クロック | 150 | 200 | MHz |