JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
動作中は、ADC 入力を VDDA + 0.3V よりも低く維持する必要があります。ADC 入力がこのレベルを超えると、デバイス内部の VREF が混乱するおそれがあり、同じ VREF を使用する他の ADC または DAC 入力の結果に影響を及ぼす可能性があります。
ADC および DAC が規定性能のパラメータを満たすためには、VREFHI ピンを VDDA よりも低く維持する必要があります。機能動作のためには、VREFHI ピンを VDDA + 0.3V よりも低く維持する必要があります。VREFHI ピンが VDDA + 0.3V を超えると、ブロッキング回路が動作することがあり、内部で VREFHI の値が 0V になって、不正確な ADC 変換または DAC 出力が発生する可能性があります。