JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
「C28x バス・マスタ・ペリフェラル・アクセス」の表には、C28x の各バス・マスタからペリフェラルおよび構成レジスタへのアクセス性の概要が示されています。ペリフェラルは、個別に CPU1 または CPU2 サブシステムに割り当てることができます (たとえば、ePWM を CPU1 に、eQEP を CPU2 に割り当てることができます)。
ペリフェラル (バス・アクセス・タイプ別) | CPU1 DMA | CPU1.CLA1 | CPU1 | CPU2 | CPU2.CLA1 | CPU2.DMA |
---|---|---|---|---|---|---|
CPU1 または CPU2 に割り当て可能で、セカンダリ・マスタを持つペリフェラル | ||||||
ペリフェラル・フレーム 1: - ePWM - SDFM - eCAP(1) - eQEP(1) - CMPSS(1) - DAC(1) - HRPWM |
Y | Y | Y | Y | Y | Y |
ペリフェラル・フレーム 2: - SPI - McBSP - FSI - PMBus |
Y | Y | Y | Y | Y | Y |
CPU1 または CPU2 サブシステムに割り当て可能なペリフェラル | ||||||
SCI | Y | Y | ||||
I2C | Y | Y | ||||
CAN(5) | Y | Y | Y | Y | ||
ADC 構成 | Y | Y | Y | Y | ||
EMIF1 | Y | Y | Y | Y | ||
CPU1 サブシステムのみにあるペリフェラルおよびデバイス構成レジスタ | ||||||
EMIF2 | Y | Y | ||||
USB(5) | Y | |||||
EtherCAT(5) | Y | Y | Y | |||
DCC | Y | |||||
デバイス機能、ペリフェラル・リセット、ペリフェラル CPU 選択 | Y | |||||
GPIO ピンのマッピングおよび構成 | Y | |||||
アナログ・システム制御 | Y | |||||
リセット構成 | Y | |||||
セマフォにより一度に 1 つの CPU からしかアクセスできないもの | ||||||
クロックおよび PLL 構成 | Y | Y | ||||
各 CPU および CLA マスタに独自のレジスタ・コピーを持つペリフェラルおよびレジスタ(2) | ||||||
システム構成 (WD、NMIWD、LPM、ペリフェラル・クロック・ゲーティング) | Y | Y | ||||
フラッシュ構成(3) | Y | Y | ||||
CPU タイマ | Y | Y | ||||
DMA および CLA トリガ・ソース選択 | Y | Y | ||||
ERAD | Y | Y | ||||
GPIO データ(4) | Y | Y | Y | Y | ||
ADC 結果 | Y | Y | Y | Y | Y | Y |
「CM バス・マスタ・ペリフェラル・アクセス」の表には、CPUx と CM サブシステム間のペリフェラル共有に関する詳細が示されています。また、CM サブシステム内のさまざまなマスタから、CM サブシステムからのみアクセス可能なペリフェラルへのアクセス性に関する詳細についても示されています。ペリフェラルは、個別に CPUx または CM サブシステムに割り当てることができます (たとえば、CAN を CPUx に、USB を CM に割り当てることができます)。
ペリフェラル (バス・アクセス・タイプ別) | イーサネット DMA | μDMA | M4 | CPU1 サブシステム | CPU2 サブシステム |
---|---|---|---|---|---|
CM、CPU1、または CPU2 サブシステムに割り当て可能なペリフェラル | |||||
CAN | Y | Y | Y | Y | |
CM または CPU1 サブシステムに割り当て可能なペリフェラル | |||||
EtherCAT | Y | Y | Y | ||
USB | Y | Y | Y | ||
MCAN (CAN FD) | Y | Y | |||
CM サブシステムのみにあるペリフェラルおよびシステム・レジスタ | |||||
AES | Y | Y | |||
GCRC | Y | Y | |||
CM-I2C | Y | Y | |||
CM-UART | Y | Y | |||
SSI | Y | Y | |||
イーサネット | Y | Y | |||
GPIO データ | Y | ||||
ペリフェラル・リセット | Y | ||||
CM システム構成 (WD、NMIWD、LPM、ペリフェラル・クロック・ゲーティング) | Y | ||||
フラッシュ構成 | Y | ||||
CPU タイマ | Y | ||||
μDMA | Y |