JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
DAC および CMPSS が規定性能パラメータを満たすためには、VDAC ピンを VDDA 未満に維持する必要があります。機能動作のためには、VDAC ピンを VDDA + 0.3V よりも低く維持する必要があります。VDAC ピンが VDDA + 0.3V を超えると、ブロッキング回路が動作することがあり、内部で VDAC の値が 0V になって、不正確な DAC 出力または CMPSS トリップが発生する可能性があります。
図 7-45 に、CMPSS DAC の静的オフセットを示します。図 7-46 に、CMPSS DAC の静的ゲインを示します。図 7-47 に、CMPSS DAC の静的直線性を示します。