JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
ユーザーは、Ch のワーストケース初期条件を想定して、ADC 入力設定を分析する必要があります。そのためには、Ch が VREFHI に完全に充電されるか、または VREFLO に完全に放電された状態で、S+H ウィンドウを開始すると仮定することになります。ADC が奇数番号のチャネルから偶数番号のチャネルに遷移する場合、またはその逆の場合、Ch の実際の初期電圧は、VREFLO に完全に放電された状態に近くなります。偶数から偶数、または奇数から奇数へのチャネル遷移では、Ch の初期電圧は、以前に変換されたチャネルの電圧に近くなります。
差動動作の場合の ADC 入力特性は、セクション 7.11.2.3.8.4 および 図 7-38 に示すとおりです。