JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
信号名 | 多重化位置 | 337 | 176 | ピンの種類 | 説明 |
---|---|---|---|---|---|
アナログ | |||||
ADCIN14 | T4 | 44 | I | すべての ADC への入力 14。このピンは、汎用 ADCIN ピンとして使用できます。また、外部基準電圧からすべての ADC を (シングルエンドまたは差動) 一緒に較正するために使用することもできます。 | |
CMPIN4P | I | コンパレータ 4 正入力 | |||
ADCIN15 | U4 | 45 | I | すべての ADC への入力 15。このピンは、汎用 ADCIN ピンとして使用できます。また、外部基準電圧からすべての ADC を (シングルエンドまたは差動) 一緒に較正するために使用することもできます。 | |
CMPIN4N | I | コンパレータ 4 負入力 | |||
ADCINA0 | U1 | 43 | I | ADC-A 入力 0。このピンには、ADC 入力または DAC 出力モードの両方で 50kΩ の内部プルダウンが付いており、ディセーブルできません。 | |
DACOUTA | O | バッファ付き DAC-A 出力。 | |||
ADCINA1 | T1 | 42 | I | ADC-A 入力 1。このピンには、ADC 入力または DAC 出力モードの両方で 50kΩ の内部プルダウンが付いており、ディセーブルできません。 | |
DACOUTB | O | バッファ付き DAC-B 出力。 | |||
ADCINA2 | U2 | 41 | I | ADC-A 入力 2 | |
CMPIN1P | I | コンパレータ 1 正入力 | |||
ADCINA3 | T2 | 40 | I | ADC-A 入力 3 | |
CMPIN1N | I | コンパレータ 1 負入力 | |||
ADCINA4 | U3 | 39 | I | ADC-A 入力 4 | |
CMPIN2P | I | コンパレータ 2 正入力 | |||
ADCINA5 | T3 | 38 | I | ADC-A 入力 5 | |
CMPIN2N | I | コンパレータ 2 負入力 | |||
ADCINB0 | V2 | 46 | I | ADC-B 入力 0。このピンは、ADC 入力または DAC リファレンスのいずれかに使われますが、VSSA に対して 100pF のコンデンサが付いており、ディセーブルすることはできません。このピンをオンチップ DAC のリファレンス電圧として使用する場合は、このピンに少なくとも 1μF のコンデンサを配置します。 | |
VDAC | I | オンチップ DAC の外部リファレンス電圧 (オプション)。 | |||
ADCINB1 | W2 | 47 | I | ADC-B 入力 1。このピンには、ADC 入力または DAC 出力モードの両方で 50kΩ の内部プルダウンが付いており、ディセーブルできません。 | |
DACOUTC | O | バッファ付き DAC-C 出力。 | |||
ADCINB2 | V3 | 48 | I | ADC-B 入力 2 | |
CMPIN3P | I | コンパレータ 3 正入力 | |||
ADCINB3 | W3 | 49 | I | ADC-B 入力 3 | |
CMPIN3N | I | コンパレータ 3 負入力 | |||
ADCINB4 | V4 | I | ADC-B 入力 4 | ||
ADCINB5 | W4 | I | ADC-B 入力 5 | ||
ADCINC2 | R3 | 31 | I | ADC-C 入力 2 | |
CMPIN6P | I | コンパレータ 6 正入力 | |||
ADCINC3 | P3 | 30 | I | ADC-C 入力 3 | |
CMPIN6N | I | コンパレータ 6 負入力 | |||
ADCINC4 | R4 | 29 | I | ADC-C 入力 4 | |
CMPIN5P | I | コンパレータ 5 正入力 | |||
ADCINC5 | P4 | I | ADC-C 入力 5 | ||
CMPIN5N | I | コンパレータ 5 負入力 | |||
ADCIND0 | T5 | 56 | I | ADC-D 入力 0 | |
CMPIN7P | I | コンパレータ 7 正入力 | |||
ADCIND1 | U5 | 57 | I | ADC-D 入力 1 | |
CMPIN7N | I | コンパレータ 7 負入力 | |||
ADCIND2 | T6 | 58 | I | ADC-D 入力 2 | |
CMPIN8P | I | コンパレータ 8 正入力 | |||
ADCIND3 | U6 | 59 | I | ADC-D 入力 3 | |
CMPIN8N | I | コンパレータ 8 負入力 | |||
ADCIND4 | T7 | 60 | I | ADC-D 入力 4 | |
ADCIND5 | U7 | I | ADC-D 入力 5 | ||
VREFHIA | V1 | 37 | I | ADC-A の高い基準電圧。この電圧は、ピンに対して外部回路から駆動する必要があります。このピンには、12 ビット・モードの場合 2.2μF 以上、16 ビット・モードの場合 22μF 以上のコンデンサを配置します。このコンデンサは、VREFHIA ピンと VREFLOA ピンの間で、できるだけデバイスに近い場所に配置する必要があります。注:このピンには、外部に負荷を接続しないでください | |
VREFHIB | W5 | 53 | I | ADC-B の高い基準電圧。この電圧は、ピンに対して外部回路から駆動する必要があります。このピンには、12 ビット・モードの場合 2.2μF 以上、16 ビット・モードの場合 22μF 以上のコンデンサを配置します。このコンデンサは、VREFHIB ピンと VREFLOB ピンの間で、できるだけデバイスに近い場所に配置する必要があります。注:このピンには、外部に負荷を接続しないでください | |
VREFHIC | R1 | 35 | I | ADC-C の高い基準電圧。この電圧は、ピンに対して外部回路から駆動する必要があります。このピンには、12 ビット・モードの場合 2.2μF 以上、16 ビット・モードの場合 22μF 以上のコンデンサを配置します。このコンデンサは、VREFHIC ピンと VREFLOC ピンの間で、できるだけデバイスに近い場所に配置する必要があります。注:このピンには、外部に負荷を接続しないでください | |
VREFHID | V5 | 55 | I | ADC-D の高い基準電圧。この電圧は、ピンに対して外部回路から駆動する必要があります。このピンには、12 ビット・モードの場合 2.2μF 以上、16 ビット・モードの場合 22μF 以上のコンデンサを配置します。このコンデンサは、VREFHID ピンと VREFLOD ピンの間で、できるだけデバイスに近い場所に配置する必要がある。注:このピンには、外部に負荷を接続しないでください | |
VREFLOA | R2 | 33 | I | ADC-A の低い基準電圧 | |
VREFLOB | V6 | 50 | I | ADC-B の低い基準電圧 | |
VREFLOC | P2 | 32 | I | ADC-C の低い基準電圧 | |
VREFLOD | W6 | 51 | I | ADC-D の低い基準電圧 | |
GPIO | |||||
GPIO0 | 0、4、8、12 | C8 | 160 | I/O | 汎用入出力 0 |
EPWM1A | 1 | O | ePWM-1 出力 A (ePWM1-8 で高分解能を利用可能) | ||
I2CA_SDA | 6 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
CM-I2CA_SDA | 9 | I/OD | CM-I2C-A オープン・ドレイン双方向データ | ||
ESC_GPI0 | 10 | I | EtherCAT 汎用入力 0 | ||
FSITXA_D0 | 13 | O | FSITX-A データ出力 0 | ||
GPIO1 | 0、4、8、12 | D8 | 161 | I/O | 汎用入出力 1 |
EPWM1B | 1 | O | ePWM-1 出力 B (ePWM1-8 で高分解能を利用可能) | ||
MFSRB | 3 | I | McBSP-B 受信フレーム同期 | ||
I2CA_SCL | 6 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
CM-I2CA_SCL | 9 | I/OD | CM-I2C-A オープン・ドレイン双方向クロック | ||
ESC_GPI1 | 10 | I | EtherCAT 汎用入力 1 | ||
FSITXA_D1 | 13 | O | FSITX-A データ出力 1 | ||
GPIO2 | 0、4、8、12 | A7 | 162 | I/O | 汎用入出力 2 |
EPWM2A | 1 | O | ePWM-2 出力 A (ePWM1-8 で高分解能を利用可能) | ||
OUTPUTXBAR1 | 5 | O | 出力クロスバー出力 1 | ||
I2CB_SDA | 6 | I/OD | I2C-B オープン・ドレイン双方向データ | ||
ESC_GPI2 | 10 | I | EtherCAT 汎用入力 2 | ||
FSITXA_CLK | 13 | O | FSITX-A 出力クロック | ||
GPIO3 | 0、4、8、12 | B7 | 163 | I/O | 汎用入出力 3 |
EPWM2B | 1 | O | ePWM-2 出力 B (ePWM1-8 で高分解能を利用可能) | ||
OUTPUTXBAR2 | 2、5 | O | 出力クロスバー出力 2 | ||
MCLKRB | 3 | I | McBSP-B 受信クロック | ||
I2CB_SCL | 6 | I/OD | I2C-B オープン・ドレイン双方向クロック | ||
ESC_GPI3 | 10 | I | EtherCAT 汎用入力 3 | ||
FSIRXA_D0 | 13 | I | FSIRX-A データ入力 0 | ||
GPIO4 | 0、4、8、12 | C7 | 164 | I/O | 汎用入出力 4 |
EPWM3A | 1 | O | ePWM-3 出力 A (ePWM1-8 で高分解能を利用可能) | ||
OUTPUTXBAR3 | 5 | O | 出力クロスバー出力 3 | ||
CANA_TX | 6 | O | CAN-A 送信 | ||
MCAN_TX | 9 | O | CAN/CAN FD 送信 | ||
ESC_GPI4 | 10 | I | EtherCAT 汎用入力 4 | ||
FSIRXA_D1 | 13 | I | FSIRX-A データ入力 1 | ||
GPIO5 | 0、4、8、12 | D7 | 165 | I/O | 汎用入出力 5 |
EPWM3B | 1 | O | ePWM-3 出力 B (ePWM1-8 で高分解能を利用可能) | ||
MFSRA | 2 | I | McBSP-A 受信フレーム同期 | ||
OUTPUTXBAR3 | 3 | O | 出力クロスバー出力 3 | ||
CANA_RX | 6 | I | CAN-A 受信 | ||
MCAN_RX | 9 | I | CAN/CAN FD 受信 | ||
ESC_GPI5 | 10 | I | EtherCAT 汎用入力 5 | ||
FSIRXA_CLK | 13 | I | FSIRX-A 入力クロック | ||
GPIO6 | 0、4、8、12 | A6 | 166 | I/O | 汎用入出力 6 |
EPWM4A | 1 | O | ePWM-4 出力 A (ePWM1-8 で高分解能を利用可能) | ||
OUTPUTXBAR4 | 2 | O | 出力クロスバー出力 4 | ||
EXTSYNCOUT | 3 | O | 外部 ePWM 同期パルス | ||
EQEP3_A | 5 | I | eQEP-3 入力 A | ||
CANB_TX | 6 | O | CAN-B 送信 | ||
ESC_GPI6 | 10 | I | EtherCAT 汎用入力 6 | ||
FSITXB_D0 | 13 | O | FSITX-B データ出力 0 | ||
GPIO7 | 0、4、8、12 | B6 | 167 | I/O | 汎用入出力 7 |
EPWM4B | 1 | O | ePWM-4 出力 B (ePWM1-8 で高分解能を利用可能) | ||
MCLKRA | 2 | I | McBSP-A 受信クロック | ||
OUTPUTXBAR5 | 3 | O | 出力クロスバー出力 5 | ||
EQEP3_B | 5 | I | eQEP-3 入力 B | ||
CANB_RX | 6 | I | CAN-B 受信 | ||
ESC_GPI7 | 10 | I | EtherCAT 汎用入力 7 | ||
FSITXB_D1 | 13 | O | FSITX-B データ出力 1 | ||
GPIO8 | 0、4、8、12 | G2 | 18 | I/O | 汎用入出力 8 |
EPWM5A | 1 | O | ePWM-5 出力 A (ePWM1-8 で高分解能を利用可能) | ||
CANB_TX | 2 | O | CAN-B 送信 | ||
ADCSOCAO | 3 | O | 外部 ADC への ADC 変換開始 A 出力 (ePWM モジュールから) | ||
EQEP3_STROBE | 5 | I/O | eQEP-3 ストローブ | ||
SCIA_TX | 6 | O | SCI-A 送信データ | ||
MCAN_TX | 9 | O | CAN/CAN FD 送信 | ||
ESC_GPO0 | 10 | O | EtherCAT 汎用出力 0 | ||
FSITXB_CLK | 13 | O | FSITX-B 出力クロック | ||
FSITXA_D1 | 14 | O | FSITX-A データ出力 1 | ||
FSIRXA_D0 | 15 | I | FSIRX-A データ入力 0 | ||
GPIO9 | 0、4、8、12 | G3 | 19 | I/O | 汎用入出力 9 |
EPWM5B | 1 | O | ePWM-5 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SCIB_TX | 2 | O | SCI-B 送信データ | ||
OUTPUTXBAR6 | 3 | O | 出力クロスバー出力 6 | ||
EQEP3_INDEX | 5 | I/O | eQEP-3 インデックス | ||
SCIA_RX | 6 | I | SCI-A 受信データ | ||
ESC_GPO1 | 10 | O | EtherCAT 汎用出力 1 | ||
FSIRXB_D0 | 13 | I | FSIRX-B データ入力 0 | ||
FSITXA_D0 | 14 | O | FSITX-A データ出力 0 | ||
FSIRXA_CLK | 15 | I | FSIRX-A 入力クロック | ||
GPIO10 | 0、4、8、12 | B2 | 1 | I/O | 汎用入出力 10 |
EPWM6A | 1 | O | ePWM-6 出力 A (ePWM1-8 で高分解能を利用可能) | ||
CANB_RX | 2 | I | CAN-B 受信 | ||
ADCSOCBO | 3 | O | 外部 ADC への ADC 変換開始 B 出力 (ePWM モジュールから) | ||
EQEP1_A | 5 | I | eQEP-1 入力 A | ||
SCIB_TX | 6 | O | SCI-B 送信データ | ||
MCAN_RX | 9 | I | CAN/CAN FD 受信 | ||
ESC_GPO2 | 10 | O | EtherCAT 汎用出力 2 | ||
FSIRXB_D1 | 13 | I | FSIRX-B データ入力 1 | ||
FSITXA_CLK | 14 | O | FSITX-A 出力クロック | ||
FSIRXA_D1 | 15 | I | FSIRX-A データ入力 1 | ||
GPIO11 | 0、4、8、12 | C1 | 2 | I/O | 汎用入出力 11 |
EPWM6B | 1 | O | ePWM-6 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SCIB_RX | 2、6 | I | SCI-B 受信データ | ||
OUTPUTXBAR7 | 3 | O | 出力クロスバー出力 7 | ||
EQEP1_B | 5 | I | eQEP-1 入力 B | ||
ESC_GPO3 | 10 | O | EtherCAT 汎用出力 3 | ||
FSIRXB_CLK | 13 | I | FSIRX-B 入力クロック | ||
FSIRXA_D1 | 14 | I | FSIRX-A データ入力 1 | ||
GPIO12 | 0、4、8、12 | C2 | 4 | I/O | 汎用入出力 12 |
EPWM7A | 1 | O | ePWM-7 出力 A (ePWM1-8 で高分解能を利用可能) | ||
CANB_TX | 2 | O | CAN-B 送信 | ||
MDXB | 3 | O | McBSP-B 送信シリアル・データ | ||
EQEP1_STROBE | 5 | I/O | eQEP-1 ストローブ | ||
SCIC_TX | 6 | O | SCI-C 送信データ | ||
ESC_GPO4 | 10 | O | EtherCAT 汎用出力 4 | ||
FSIRXC_D0 | 13 | I | FSIRX-C データ入力 0 | ||
FSIRXA_D0 | 14 | I | FSIRX-A データ入力 0 | ||
GPIO13 | 0、4、8、12 | D1 | 5 | I/O | 汎用入出力 13 |
EPWM7B | 1 | O | ePWM-7 出力 B (ePWM1-8 で高分解能を利用可能) | ||
CANB_RX | 2 | I | CAN-B 受信 | ||
MDRB | 3 | I | McBSP-B 受信シリアル・データ | ||
EQEP1_INDEX | 5 | I/O | eQEP-1 インデックス | ||
SCIC_RX | 6 | I | SCI-C 受信データ | ||
ESC_GPO5 | 10 | O | EtherCAT 汎用出力 5 | ||
FSIRXC_D1 | 13 | I | FSIRX-C データ入力 1 | ||
FSIRXA_CLK | 14 | I | FSIRX-A 入力クロック | ||
GPIO14 | 0、4、8、12 | D2 | 6 | I/O | 汎用入出力 14 |
EPWM8A | 1 | O | ePWM-8 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SCIB_TX | 2 | O | SCI-B 送信データ | ||
MCLKXB | 3 | O | McBSP-B 送信クロック | ||
OUTPUTXBAR3 | 6 | O | 出力クロスバー出力 3 | ||
ESC_GPO6 | 10 | O | EtherCAT 汎用出力 6 | ||
FSIRXC_CLK | 13 | I | FSIRX-C 入力クロック | ||
GPIO15 | 0、4、8、12 | D3 | 7 | I/O | 汎用入出力 15 |
EPWM8B | 1 | O | ePWM-8 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SCIB_RX | 2 | I | SCI-B 受信データ | ||
MFSXB | 3 | O | McBSP-B 送信フレーム同期 | ||
OUTPUTXBAR4 | 6 | O | 出力クロスバー出力 4 | ||
ESC_GPO7 | 10 | O | EtherCAT 汎用出力 7 | ||
FSIRXD_D0 | 13 | I | FSIRX-D データ入力 0 | ||
GPIO16 | 0、4、8、12 | E1 | 8 | I/O | 汎用入出力 16 |
SPIA_SIMO | 1 | I/O | SPI-A スレーブ入力、マスタ出力 (SIMO) | ||
CANB_TX | 2 | O | CAN-B 送信 | ||
OUTPUTXBAR7 | 3 | O | 出力クロスバー出力 7 | ||
EPWM9A | 5 | O | ePWM-9 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SD1_D1 | 7 | I | SDFM-1 チャネル 1 データ入力 | ||
SSIA_TX | 11 | I/O | SSI-A シリアル・データ送信 | ||
FSIRXD_D1 | 13 | I | FSIRX-D データ入力 1 | ||
GPIO17 | 0、4、8、12 | E2 | 9 | I/O | 汎用入出力 17 |
SPIA_SOMI | 1 | I/O | SPI-A スレーブ出力、マスタ入力 (SOMI) | ||
CANB_RX | 2 | I | CAN-B 受信 | ||
OUTPUTXBAR8 | 3 | O | 出力クロスバー出力 8 | ||
EPWM9B | 5 | O | ePWM-9 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SD1_C1 | 7 | I | SDFM-1 チャネル 1 クロック入力 | ||
SSIA_RX | 11 | I/O | SSI-A シリアル・データ受信 | ||
FSIRXD_CLK | 13 | I | FSIRX-D 入力クロック | ||
GPIO18 | 0、4、8、12 | E3 | 10 | I/O | 汎用入出力 18 |
SPIA_CLK | 1 | I/O | SPI-A クロック | ||
SCIB_TX | 2 | O | SCI-B 送信データ | ||
CANA_RX | 3 | I | CAN-A 受信 | ||
EPWM10A | 5 | O | ePWM-10 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SD1_D2 | 7 | I | SDFM-1 チャネル 2 データ入力 | ||
MCAN_RX | 9 | I | CAN/CAN FD 受信 | ||
EMIF1_CS2n | 10 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 2 | ||
SSIA_CLK | 11 | I/O | SSI-A クロック | ||
FSIRXE_D0 | 13 | I | FSIRX-E データ入力 0 | ||
GPIO19 | 0、4、8、12 | E4 | 12 | I/O | 汎用入出力 19 |
SPIA_STEn | 1 | I/O | SPI-A スレーブ送信イネーブル (STE) | ||
SCIB_RX | 2 | I | SCI-B 受信データ | ||
CANA_TX | 3 | O | CAN-A 送信 | ||
EPWM10B | 5 | O | ePWM-10 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SD1_C2 | 7 | I | SDFM-1 チャネル 2 クロック入力 | ||
MCAN_TX | 9 | O | CAN/CAN FD 送信 | ||
EMIF1_CS3n | 10 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 3 | ||
SSIA_FSS | 11 | I/O | SSI-A フレーム同期 | ||
FSIRXE_D1 | 13 | I | FSIRX-E データ入力 1 | ||
GPIO20 | 0、4、8、12 | F2 | 13 | I/O | 汎用入出力 20 |
EQEP1_A | 1 | I | eQEP-1 入力 A | ||
MDXA | 2 | O | McBSP-A 送信シリアル・データ | ||
CANB_TX | 3 | O | CAN-B 送信 | ||
EPWM11A | 5 | O | ePWM-11 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SD1_D3 | 7 | I | SDFM-1 チャネル 3 データ入力 | ||
EMIF1_BA0 | 10 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 0 | ||
TRACE_DATA0 | 11 | O | トレース・データ 0 | ||
FSIRXE_CLK | 13 | I | FSIRX-E 入力クロック | ||
SPIC_SIMO | 14 | I/O | SPI-C スレーブ入力、マスタ出力 (SIMO) | ||
GPIO21 | 0、4、8、12 | F3 | 14 | I/O | 汎用入出力 21 |
EQEP1_B | 1 | I | eQEP-1 入力 B | ||
MDRA | 2 | I | McBSP-A 受信シリアル・データ | ||
CANB_RX | 3 | I | CAN-B 受信 | ||
EPWM11B | 5 | O | ePWM-11 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SD1_C3 | 7 | I | SDFM-1 チャネル 3 クロック入力 | ||
EMIF1_BA1 | 10 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 1 | ||
TRACE_DATA1 | 11 | O | トレース・データ 1 | ||
FSIRXF_D0 | 13 | I | FSIRX-F データ入力 0 | ||
SPIC_SOMI | 14 | I/O | SPI-C スレーブ出力、マスタ入力 (SOMI) | ||
GPIO22 | 0、4、8、12 | J4 | 22 | I/O | 汎用入出力 22 |
EQEP1_STROBE | 1 | I/O | eQEP-1 ストローブ | ||
MCLKXA | 2 | O | McBSP-A 送信クロック | ||
SCIB_TX | 3 | O | SCI-B 送信データ | ||
EPWM12A | 5 | O | ePWM-12 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SPIB_CLK | 6 | I/O | SPI-B クロック | ||
SD1_D4 | 7 | I | SDFM-1 チャネル 4 データ入力 | ||
MCAN_TX | 9 | O | CAN/CAN FD 送信 | ||
EMIF1_RAS | 10 | O | 外部メモリ・インターフェイス、1 行のアドレス・ストローブ | ||
TRACE_DATA2 | 11 | O | トレース・データ 2 | ||
FSIRXF_D1 | 13 | I | FSIRX-F データ入力 1 | ||
SPIC_CLK | 14 | I/O | SPI-C クロック | ||
GPIO23 | 0、4、8、12 | K4 | 23 | I/O | 汎用入出力 23 |
EQEP1_INDEX | 1 | I/O | eQEP-1 インデックス | ||
MFSXA | 2 | O | McBSP-A 送信フレーム同期 | ||
SCIB_RX | 3 | I | SCI-B 受信データ | ||
EPWM12B | 5 | O | ePWM-12 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SPIB_STEn | 6 | I/O | SPI-B スレーブ送信イネーブル (STE) | ||
SD1_C4 | 7 | I | SDFM-1 チャネル 4 クロック入力 | ||
MCAN_RX | 9 | I | CAN/CAN FD 受信 | ||
EMIF1_CAS | 10 | O | 外部メモリ・インターフェイス 1 列アドレス・ストローブ | ||
TRACE_DATA3 | 11 | O | トレース・データ 3 | ||
FSIRXF_CLK | 13 | I | FSIRX-F 入力クロック | ||
SPIC_STEn | 14 | I/O | SPI-C スレーブ送信イネーブル (STE) | ||
GPIO24 | 0、4、8、12 | K3 | 24 | I/O | 汎用入出力 24 |
OUTPUTXBAR1 | 1 | O | 出力クロスバー出力 1 | ||
EQEP2_A | 2 | I | eQEP-2 入力 A | ||
MDXB | 3 | O | McBSP-B 送信シリアル・データ | ||
SPIB_SIMO | 6 | I/O | SPI-B スレーブ入力、マスタ出力 (SIMO) | ||
SD2_D1 | 7 | I | SDFM-2 チャネル 1 データ入力 | ||
PMBUSA_SCL | 9 | I/OD | PMBus-A オープン・ドレイン双方向クロック | ||
EMIF1_DQM0 | 10 | O | 外部メモリ・インターフェイス 1 のバイト 0 入力 / 出力マスク | ||
TRACE_CLK | 11 | O | トレース・クロック | ||
EPWM13A | 13 | O | ePWM-13 出力 A (ePWM1-8 で高分解能を利用可能) | ||
FSIRXG_D0 | 15 | I | FSIRX-G データ入力 0 | ||
GPIO25 | 0、4、8、12 | K2 | 25 | I/O | 汎用入出力 25 |
OUTPUTXBAR2 | 1 | O | 出力クロスバー出力 2 | ||
EQEP2_B | 2 | I | eQEP-2 入力 B | ||
MDRB | 3 | I | McBSP-B 受信シリアル・データ | ||
SPIB_SOMI | 6 | I/O | SPI-B スレーブ出力、マスタ入力 (SOMI) | ||
SD2_C1 | 7 | I | SDFM-2 チャネル 1 クロック入力 | ||
PMBUSA_SDA | 9 | I/OD | PMBus-A オープン・ドレイン双方向データ | ||
EMIF1_DQM1 | 10 | O | 外部メモリ・インターフェイス 1 のバイト 1 入力 / 出力マスク | ||
TRACE_SWO | 11 | O | トレース・シングル・ワイヤ出力 | ||
EPWM13B | 13 | O | ePWM-13 出力 B (ePWM1-8 で高分解能を利用可能) | ||
FSITXA_D1 | 14 | O | FSITX-A データ出力 1 | ||
FSIRXG_D1 | 15 | I | FSIRX-G データ入力 1 | ||
GPIO26 | 0、4、8、12 | K1 | 27 | I/O | 汎用入出力 26 |
OUTPUTXBAR3 | 1、5 | O | 出力クロスバー出力 3 | ||
EQEP2_INDEX | 2 | I/O | eQEP-2 インデックス | ||
MCLKXB | 3 | O | McBSP-B 送信クロック | ||
SPIB_CLK | 6 | I/O | SPI-B クロック | ||
SD2_D2 | 7 | I | SDFM-2 チャネル 2 データ入力 | ||
PMBUSA_ALERT | 9 | I/OD | PMBus-A オープン・ドレイン双方向アラート信号 | ||
EMIF1_DQM2 | 10 | O | 外部メモリ・インターフェイス 1 のバイト 2 入力 / 出力マスク | ||
ESC_MDIO_CLK | 11 | O | EtherCAT MDIO クロック | ||
EPWM14A | 13 | O | ePWM-14 出力 A (ePWM1-8 で高分解能を利用可能) | ||
FSITXA_D0 | 14 | O | FSITX-A データ出力 0 | ||
FSIRXG_CLK | 15 | I | FSIRX-G 入力クロック | ||
GPIO27 | 0、4、8、12 | L1 | 28 | I/O | 汎用入出力 27 |
OUTPUTXBAR4 | 1、5 | O | 出力クロスバー出力 4 | ||
EQEP2_STROBE | 2 | I/O | eQEP-2 ストローブ | ||
MFSXB | 3 | O | McBSP-B 送信フレーム同期 | ||
SPIB_STEn | 6 | I/O | SPI-B スレーブ送信イネーブル (STE) | ||
SD2_C2 | 7 | I | SDFM-2 チャネル 2 クロック入力 | ||
PMBUSA_CTL | 9 | I | PMBus-A 制御信号 | ||
EMIF1_DQM3 | 10 | O | 外部メモリ・インターフェイス 1 のバイト 3 入力 / 出力マスク | ||
ESC_MDIO_DATA | 11 | I/O | EtherCAT MDIO データ | ||
EPWM14B | 13 | O | ePWM-14 出力 B (ePWM1-8 で高分解能を利用可能) | ||
FSITXA_CLK | 14 | O | FSITX-A 出力クロック | ||
FSIRXH_D0 | 15 | I | FSIRX-H データ入力 0 | ||
GPIO28 | 0、4、8、12 | V11 | 64 | I/O | 汎用入出力 28 |
SCIA_RX | 1 | I | SCI-A 受信データ | ||
EMIF1_CS4n | 2 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 4 | ||
OUTPUTXBAR5 | 5 | O | 出力クロスバー出力 5 | ||
EQEP3_A | 6 | I | eQEP-3 入力 A | ||
SD2_D3 | 7 | I | SDFM-2 チャネル 3 データ入力 | ||
EMIF1_CS2n | 9 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 2 | ||
EPWM15A | 13 | O | ePWM-15 出力 A (ePWM1-8 で高分解能を利用可能) | ||
FSIRXH_D1 | 15 | I | FSIRX-H データ入力 1 | ||
GPIO29 | 0、4、8、12 | W11 | 65 | I/O | 汎用入出力 29 |
SCIA_TX | 1 | O | SCI-A 送信データ | ||
EMIF1_SDCKE | 2 | O | 外部メモリ・インターフェイス 1 SDRAM クロック・イネーブル | ||
OUTPUTXBAR6 | 5 | O | 出力クロスバー出力 6 | ||
EQEP3_B | 6 | I | eQEP-3 入力 B | ||
SD2_C3 | 7 | I | SDFM-2 チャネル 3 クロック入力 | ||
EMIF1_CS3n | 9 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 3 | ||
ESC_LATCH0 | 10 | I | EtherCAT ラッチ信号入力 0 | ||
ESC_I2C_SDA | 11 | I/OC | EtherCAT I2C データ | ||
EPWM15B | 13 | O | ePWM-15 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_SYNC0 | 14 | O | EtherCAT 同期信号出力 0 | ||
FSIRXH_CLK | 15 | I | FSIRX-H 入力クロック | ||
GPIO30 | 0、4、8、12 | T11 | 63 | I/O | 汎用入出力 30 |
CANA_RX | 1 | I | CAN-A 受信 | ||
EMIF1_CLK | 2 | O | 外部メモリ・インターフェイス 1 クロック | ||
MCAN_RX | 3 | I | CAN/CAN FD 受信 | ||
OUTPUTXBAR7 | 5 | O | 出力クロスバー出力 7 | ||
EQEP3_STROBE | 6 | I/O | eQEP-3 ストローブ | ||
SD2_D4 | 7 | I | SDFM-2 チャネル 4 データ入力 | ||
EMIF1_CS4n | 9 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 4 | ||
ESC_LATCH1 | 10 | I | EtherCAT ラッチ信号入力 1 | ||
ESC_I2C_SCL | 11 | I/OC | EtherCAT I2C クロック | ||
EPWM16A | 13 | O | ePWM-16 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_SYNC1 | 14 | O | EtherCAT 同期信号出力 1 | ||
SPID_SIMO | 15 | I/O | SPI-D スレーブ入力、マスタ出力 (SIMO) | ||
GPIO31 | 0、4、8、12 | U11 | 66 | I/O | 汎用入出力 31 |
CANA_TX | 1 | O | CAN-A 送信 | ||
EMIF1_WEn | 2 | O | 外部メモリ・インターフェイス 1 書き込みイネーブル | ||
MCAN_TX | 3 | O | CAN/CAN FD 送信 | ||
OUTPUTXBAR8 | 5 | O | 出力クロスバー出力 8 | ||
EQEP3_INDEX | 6 | I/O | eQEP-3 インデックス | ||
SD2_C4 | 7 | I | SDFM-2 チャネル 4 クロック入力 | ||
EMIF1_RNW | 9 | O | 外部メモリ・インターフェイス 1 読み取り、非書き込み | ||
I2CA_SDA | 10 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
CM-I2CA_SDA | 11 | I/OD | CM-I2C-A オープン・ドレイン双方向データ | ||
EPWM16B | 13 | O | ePWM-16 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SPID_SOMI | 15 | I/O | SPI-D スレーブ出力、マスタ入力 (SOMI) | ||
GPIO32 | 0、4、8、12 | U13 | 67 | I/O | 汎用入出力 32 |
I2CA_SDA | 1 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
EMIF1_CS0n | 2 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 0 | ||
SPIA_SIMO | 3 | I/O | SPI-A スレーブ入力、マスタ出力 (SIMO) | ||
CLB_OUTPUTXBAR1 | 7 | O | CLB 出力クロスバー出力 1 | ||
EMIF1_OEn | 9 | O | 外部メモリ・インターフェイス 1 出力イネーブル | ||
I2CA_SCL | 10 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
CM-I2CA_SCL | 11 | I/OD | CM-I2C-A オープン・ドレイン双方向クロック | ||
SPID_CLK | 15 | I/O | SPI-D クロック | ||
GPIO33 | 0、4、8、12 | T13 | 69 | I/O | 汎用入出力 33 |
I2CA_SCL | 1 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
EMIF1_RNW | 2 | O | 外部メモリ・インターフェイス 1 読み取り、非書き込み | ||
SPIA_SOMI | 3 | I/O | SPI-A スレーブ出力、マスタ入力 (SOMI) | ||
CLB_OUTPUTXBAR2 | 7 | O | CLB 出力クロスバー出力 2 | ||
EMIF1_BA0 | 9 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 0 | ||
SPID_STEn | 15 | I/O | SPI-D スレーブ送信イネーブル (STE) | ||
GPIO34 | 0、4、8、12 | U14 | 70 | I/O | 汎用入出力 34 |
OUTPUTXBAR1 | 1 | O | 出力クロスバー出力 1 | ||
EMIF1_CS2n | 2 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 2 | ||
SPIA_CLK | 3 | I/O | SPI-A クロック | ||
I2CB_SDA | 6 | I/OD | I2C-B オープン・ドレイン双方向データ | ||
CLB_OUTPUTXBAR3 | 7 | O | CLB 出力クロスバー出力 3 | ||
EMIF1_BA1 | 9 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 1 | ||
ESC_LATCH0 | 10 | I | EtherCAT ラッチ信号入力 0 | ||
ENET_MII_CRS | 11 | I | EMAC MII キャリア・センス | ||
SCIA_TX | 13 | O | SCI-A 送信データ | ||
ESC_SYNC0 | 14 | O | EtherCAT 同期信号出力 0 | ||
GPIO35 | 0、4、8、12 | T14 | 71 | I/O | 汎用入出力 35 |
SCIA_RX | 1 | I | SCI-A 受信データ | ||
EMIF1_CS3n | 2 | O | 外部メモリ・インターフェイス 1 チップ・セレクト 3 | ||
SPIA_STEn | 3 | I/O | SPI-A スレーブ送信イネーブル (STE) | ||
I2CB_SCL | 6 | I/OD | I2C-B オープン・ドレイン双方向クロック | ||
CLB_OUTPUTXBAR4 | 7 | O | CLB 出力クロスバー出力 4 | ||
EMIF1_A0 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 0 | ||
ESC_LATCH1 | 10 | I | EtherCAT ラッチ信号入力 1 | ||
ENET_MII_COL | 11 | I | EMAC MII 衝突検出 | ||
ESC_SYNC1 | 14 | O | EtherCAT 同期信号出力 1 | ||
GPIO36 | 0、4、8、12 | V16 | 83 | I/O | 汎用入出力 36 |
SCIA_TX | 1 | O | SCI-A 送信データ | ||
EMIF1_WAIT | 2 | I | 外部メモリ・インターフェイス 1 非同期 SRAM ウェイト | ||
CANA_RX | 6 | I | CAN-A 受信 | ||
CLB_OUTPUTXBAR5 | 7 | O | CLB 出力クロスバー出力 5 | ||
EMIF1_A1 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 1 | ||
MCAN_RX | 10 | I | CAN/CAN FD 受信 | ||
SD1_D1 | 13 | I | SDFM-1 チャネル 1 データ入力 | ||
GPIO37 | 0、4、8、12 | U16 | 84 | I/O | 汎用入出力 37 |
OUTPUTXBAR2 | 1 | O | 出力クロスバー出力 2 | ||
EMIF1_OEn | 2 | O | 外部メモリ・インターフェイス 1 出力イネーブル | ||
CANA_TX | 6 | O | CAN-A 送信 | ||
CLB_OUTPUTXBAR6 | 7 | O | CLB 出力クロスバー出力 6 | ||
EMIF1_A2 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 2 | ||
MCAN_TX | 10 | O | CAN/CAN FD 送信 | ||
SD1_D2 | 13 | I | SDFM-1 チャネル 2 データ入力 | ||
GPIO38 | 0、4、8、12 | T16 | 85 | I/O | 汎用入出力 38 |
EMIF1_A0 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 0 | ||
SCIC_TX | 5 | O | SCI-C 送信データ | ||
CANB_TX | 6 | O | CAN-B 送信 | ||
CLB_OUTPUTXBAR7 | 7 | O | CLB 出力クロスバー出力 7 | ||
EMIF1_A3 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 3 | ||
ENET_MII_RX_DV | 10 | I | EMAC MII 受信データ有効 (または) RMII キャリア・センス / 受信データ有効 | ||
ENET_MII_CRS | 11 | I | EMAC MII キャリア・センス | ||
SD1_D3 | 13 | I | SDFM-1 チャネル 3 データ入力 | ||
GPIO39 | 0、4、8、12 | W17 | 86 | I/O | 汎用入出力 39 |
EMIF1_A1 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 1 | ||
SCIC_RX | 5 | I | SCI-C 受信データ | ||
CANB_RX | 6 | I | CAN-B 受信 | ||
CLB_OUTPUTXBAR8 | 7 | O | CLB 出力クロスバー出力 8 | ||
EMIF1_A4 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 4 | ||
ENET_MII_RX_ERR | 10 | I | EMAC MII / RMII 受信エラー | ||
ENET_MII_COL | 11 | I | EMAC MII 衝突検出 | ||
SD1_D4 | 13 | I | SDFM-1 チャネル 4 データ入力 | ||
GPIO40 | 0、4、8、12 | V17 | 87 | I/O | 汎用入出力 40 |
EMIF1_A2 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 2 | ||
I2CB_SDA | 6 | I/OD | I2C-B オープン・ドレイン双方向データ | ||
ENET_MII_CRS | 11 | I | EMAC MII キャリア・センス | ||
ESC_I2C_SDA | 14 | I/OC | EtherCAT I2C データ | ||
GPIO41 | 0、4、8、12 | U17 | 89 | I/O | 汎用入出力 41 |
EMIF1_A3 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 3 | ||
I2CB_SCL | 6 | I/OD | I2C-B オープン・ドレイン双方向クロック | ||
ENET_REVMII_MDIO_RST | 10 | I | EMAC REVMII MDIO リセット | ||
ENET_MII_COL | 11 | I | EMAC MII 衝突検出 | ||
ESC_I2C_SCL | 14 | I/OC | EtherCAT I2C クロック | ||
GPIO42 | 0、4、8、12 | D19 | 130 | I/O | 汎用入出力 42 |
I2CA_SDA | 6 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
ENET_MDIO_CLK | 10 | I/O | EMAC 管理データ・クロック、MII/RMII モードでの出力、RevMII モードでの入力 | ||
UARTA_TX | 11 | I/O | UART-A シリアル・データ送信 | ||
SCIA_TX | 15 | O | SCI-A 送信データ | ||
USB0DM | ALT | O | USB-0 PHY 差動データ | ||
GPIO43 | 0、4、8、12 | C19 | 131 | I/O | 汎用入出力 43 |
I2CA_SCL | 6 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
ENET_MDIO_DATA | 10 | I/O | EMAC 管理データ | ||
UARTA_RX | 11 | I/O | UART-A シリアル・データ受信 | ||
SCIA_RX | 15 | I | SCI-A 受信データ | ||
USB0DP | ALT | O | USB-0 PHY 差動データ | ||
GPIO44 | 0、4、8、12 | K18 | 113 | I/O | 汎用入出力 44 |
EMIF1_A4 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 4 | ||
ENET_MII_TX_CLK | 11 | I | EMAC MII 送信クロック | ||
ESC_TX1_CLK | 14 | I | EtherCAT MII 送信 1 クロック | ||
GPIO45 | 0、4、8、12 | K19 | 115 | I/O | 汎用入出力 45 |
EMIF1_A5 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 5 | ||
ENET_MII_TX_EN | 11 | O | EMAC MII / RMII 送信イネーブル | ||
ESC_TX1_ENA | 14 | O | EtherCAT MII 送信 1 イネーブル | ||
GPIO46 | 0、4、8、12 | E19 | 128 | I/O | 汎用入出力 46 |
EMIF1_A6 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 6 | ||
SCID_RX | 6 | I | SCI-D 受信データ | ||
ENET_MII_TX_ERR | 11 | O | EMAC MII 送信エラー | ||
ESC_MDIO_CLK | 14 | O | EtherCAT MDIO クロック | ||
GPIO47 | 0、4、8、12 | E18 | 129 | I/O | 汎用入出力 47 |
EMIF1_A7 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 7 | ||
SCID_TX | 6 | O | SCI-D 送信データ | ||
ENET_PPS0 | 11 | O | eMAC パルス/秒出力 0 | ||
ESC_MDIO_DATA | 14 | I/O | EtherCAT MDIO データ | ||
GPIO48 | 0、4、8、12 | R16 | 90 | I/O | 汎用入出力 48 |
OUTPUTXBAR3 | 1 | O | 出力クロスバー出力 3 | ||
EMIF1_A8 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 8 | ||
SCIA_TX | 6 | O | SCI-A 送信データ | ||
SD1_D1 | 7 | I | SDFM-1 チャネル 1 データ入力 | ||
ENET_PPS1 | 11 | O | EMAC パルス/秒出力 1 | ||
ESC_PHY_CLK | 14 | O | EtherCAT PHY クロック | ||
GPIO49 | 0、4、8、12 | R17 | 93 | I/O | 汎用入出力 49 |
OUTPUTXBAR4 | 1 | O | 出力クロスバー出力 4 | ||
EMIF1_A9 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 9 | ||
SCIA_RX | 6 | I | SCI-A 受信データ | ||
SD1_C1 | 7 | I | SDFM-1 チャネル 1 クロック入力 | ||
EMIF1_A5 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 5 | ||
ENET_MII_RX_CLK | 11 | I | EMAC MII 受信クロック | ||
SD2_D1 | 13 | I | SDFM-2 チャネル 1 データ入力 | ||
FSITXA_D0 | 14 | O | FSITX-A データ出力 0 | ||
GPIO50 | 0、4、8、12 | R18 | 94 | I/O | 汎用入出力 50 |
EQEP1_A | 1 | I | eQEP-1 入力 A | ||
EMIF1_A10 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 10 | ||
SPIC_SIMO | 6 | I/O | SPI-C スレーブ入力、マスタ出力 (SIMO) | ||
SD1_D2 | 7 | I | SDFM-1 チャネル 2 データ入力 | ||
EMIF1_A6 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 6 | ||
ENET_MII_RX_DV | 11 | I | EMAC MII 受信データ有効 (または) RMII キャリア・センス / 受信データ有効 | ||
SD2_D2 | 13 | I | SDFM-2 チャネル 2 データ入力 | ||
FSITXA_D1 | 14 | O | FSITX-A データ出力 1 | ||
GPIO51 | 0、4、8、12 | R19 | 95 | I/O | 汎用入出力 51 |
EQEP1_B | 1 | I | eQEP-1 入力 B | ||
EMIF1_A11 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 11 | ||
SPIC_SOMI | 6 | I/O | SPI-C スレーブ出力、マスタ入力 (SOMI) | ||
SD1_C2 | 7 | I | SDFM-1 チャネル 2 クロック入力 | ||
EMIF1_A7 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 7 | ||
ENET_MII_RX_ERR | 11 | I | EMAC MII / RMII 受信エラー | ||
SD2_D3 | 13 | I | SDFM-2 チャネル 3 データ入力 | ||
FSITXA_CLK | 14 | O | FSITX-A 出力クロック | ||
GPIO52 | 0、4、8、12 | P16 | 96 | I/O | 汎用入出力 52 |
EQEP1_STROBE | 1 | I/O | eQEP-1 ストローブ | ||
EMIF1_A12 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 12 | ||
SPIC_CLK | 6 | I/O | SPI-C クロック | ||
SD1_D3 | 7 | I | SDFM-1 チャネル 3 データ入力 | ||
EMIF1_A8 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 8 | ||
ENET_MII_RX_DATA0 | 11 | I | EMAC MII / RMII 受信データ 0 | ||
SD2_D4 | 13 | I | SDFM-2 チャネル 4 データ入力 | ||
FSIRXA_D0 | 14 | I | FSIRX-A データ入力 0 | ||
GPIO53 | 0、4、8、12 | P17 | 97 | I/O | 汎用入出力 53 |
EQEP1_INDEX | 1 | I/O | eQEP-1 インデックス | ||
EMIF1_D31 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 31 | ||
EMIF2_D15 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 15 | ||
SPIC_STEn | 6 | I/O | SPI-C スレーブ送信イネーブル (STE) | ||
SD1_C3 | 7 | I | SDFM-1 チャネル 3 クロック入力 | ||
EMIF1_A9 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 9 | ||
ENET_MII_RX_DATA1 | 11 | I | EMAC MII / RMII 受信データ 1 | ||
SD1_C1 | 13 | I | SDFM-1 チャネル 1 クロック入力 | ||
FSIRXA_D1 | 14 | I | FSIRX-A データ入力 1 | ||
GPIO54 | 0、4、8、12 | P18 | 98 | I/O | 汎用入出力 54 |
SPIA_SIMO | 1 | I/O | SPI-A スレーブ入力、マスタ出力 (SIMO) | ||
EMIF1_D30 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 30 | ||
EMIF2_D14 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 14 | ||
EQEP2_A | 5 | I | eQEP-2 入力 A | ||
SCIB_TX | 6 | O | SCI-B 送信データ | ||
SD1_D4 | 7 | I | SDFM-1 チャネル 4 データ入力 | ||
EMIF1_A10 | 9 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 10 | ||
ENET_MII_RX_DATA2 | 11 | I | EMAC MII 受信データ 2 | ||
SD1_C2 | 13 | I | SDFM-1 チャネル 2 クロック入力 | ||
FSIRXA_CLK | 14 | I | FSIRX-A 入力クロック | ||
SSIA_TX | 15 | I/O | SSI-A シリアル・データ送信 | ||
GPIO55 | 0、4、8、12 | P19 | 100 | I/O | 汎用入出力 55 |
SPIA_SOMI | 1 | I/O | SPI-A スレーブ出力、マスタ入力 (SOMI) | ||
EMIF1_D29 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 29 | ||
EMIF2_D13 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 13 | ||
EQEP2_B | 5 | I | eQEP-2 入力 B | ||
SCIB_RX | 6 | I | SCI-B 受信データ | ||
SD1_C4 | 7 | I | SDFM-1 チャネル 4 クロック入力 | ||
EMIF1_D0 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 0 | ||
ENET_MII_RX_DATA3 | 11 | I | EMAC MII 受信データ 3 | ||
SD1_C3 | 13 | I | SDFM-1 チャネル 3 クロック入力 | ||
FSITXB_D0 | 14 | O | FSITX-B データ出力 0 | ||
SSIA_RX | 15 | I/O | SSI-A シリアル・データ受信 | ||
GPIO56 | 0、4、8、12 | N16 | 101 | I/O | 汎用入出力 56 |
SPIA_CLK | 1 | I/O | SPI-A クロック | ||
EMIF1_D28 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 28 | ||
EMIF2_D12 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 12 | ||
EQEP2_STROBE | 5 | I/O | eQEP-2 ストローブ | ||
SCIC_TX | 6 | O | SCI-C 送信データ | ||
SD2_D1 | 7 | I | SDFM-2 チャネル 1 データ入力 | ||
EMIF1_D1 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 1 | ||
I2CA_SDA | 10 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
ENET_MII_TX_EN | 11 | O | EMAC MII / RMII 送信イネーブル | ||
SD1_C4 | 13 | I | SDFM-1 チャネル 4 クロック入力 | ||
FSITXB_CLK | 14 | O | FSITX-B 出力クロック | ||
SSIA_CLK | 15 | I/O | SSI-A クロック | ||
GPIO57 | 0、4、8、12 | N18 | 102 | I/O | 汎用入出力 57 |
SPIA_STEn | 1 | I/O | SPI-A スレーブ送信イネーブル (STE) | ||
EMIF1_D27 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 27 | ||
EMIF2_D11 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 11 | ||
EQEP2_INDEX | 5 | I/O | eQEP-2 インデックス | ||
SCIC_RX | 6 | I | SCI-C 受信データ | ||
SD2_C1 | 7 | I | SDFM-2 チャネル 1 クロック入力 | ||
EMIF1_D2 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 2 | ||
I2CA_SCL | 10 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
ENET_MII_TX_ERR | 11 | O | EMAC MII 送信エラー | ||
FSITXB_D1 | 14 | O | FSITX-B データ出力 1 | ||
SSIA_FSS | 15 | I/O | SSI-A フレーム同期 | ||
GPIO58 | 0、4、8、12 | N17 | 103 | I/O | 汎用入出力 58 |
MCLKRA | 1 | I | McBSP-A 受信クロック | ||
EMIF1_D26 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 26 | ||
EMIF2_D10 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 10 | ||
OUTPUTXBAR1 | 5 | O | 出力クロスバー出力 1 | ||
SPIB_CLK | 6 | I/O | SPI-B クロック | ||
SD2_D2 | 7 | I | SDFM-2 チャネル 2 データ入力 | ||
EMIF1_D3 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 3 | ||
ESC_LED_LINK0_ACTIVE | 10 | O | EtherCAT リンク 0 アクティブ | ||
ENET_MII_TX_CLK | 11 | I | EMAC MII 送信クロック | ||
SD2_C2 | 13 | I | SDFM-2 チャネル 2 クロック入力 | ||
FSIRXB_D0 | 14 | I | FSIRX-B データ入力 0 | ||
SPIA_SIMO | 15 | I/O | SPI-A スレーブ入力、マスタ出力 (SIMO) | ||
GPIO59 | 0、4、8、12 | M16 | 104 | I/O | 汎用入出力 59 |
MFSRA | 1 | I | McBSP-A 受信フレーム同期 | ||
EMIF1_D25 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 25 | ||
EMIF2_D9 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 9 | ||
OUTPUTXBAR2 | 5 | O | 出力クロスバー出力 2 | ||
SPIB_STEn | 6 | I/O | SPI-B スレーブ送信イネーブル (STE) | ||
SD2_C2 | 7 | I | SDFM-2 チャネル 2 クロック入力 | ||
EMIF1_D4 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 4 | ||
ESC_LED_LINK1_ACTIVE | 10 | O | EtherCAT リンク 1 アクティブ | ||
ENET_MII_TX_DATA0 | 11 | O | EMAC MII / RMII 送信データ 0 | ||
SD2_C3 | 13 | I | SDFM-2 チャネル 3 クロック入力 | ||
FSIRXB_D1 | 14 | I | FSIRX-B データ入力 1 | ||
SPIA_SOMI | 15 | I/O | SPI-A スレーブ出力、マスタ入力 (SOMI) | ||
GPIO60 | 0、4、8、12 | M17 | 105 | I/O | 汎用入出力 60 |
MCLKRB | 1 | I | McBSP-B 受信クロック | ||
EMIF1_D24 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 24 | ||
EMIF2_D8 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 8 | ||
OUTPUTXBAR3 | 5 | O | 出力クロスバー出力 3 | ||
SPIB_SIMO | 6 | I/O | SPI-B スレーブ入力、マスタ出力 (SIMO) | ||
SD2_D3 | 7 | I | SDFM-2 チャネル 3 データ入力 | ||
EMIF1_D5 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 5 | ||
ESC_LED_ERR | 10 | O | EtherCAT エラー LED | ||
ENET_MII_TX_DATA1 | 11 | O | EMAC MII / RMII 送信データ 1 | ||
SD2_C4 | 13 | I | SDFM-2 チャネル 4 クロック入力 | ||
FSIRXB_CLK | 14 | I | FSIRX-B 入力クロック | ||
SPIA_CLK | 15 | I/O | SPI-A クロック | ||
GPIO61 | 0、4、8、12 | L16 | 107 | I/O | 汎用入出力 61 |
MFSRB | 1 | I | McBSP-B 受信フレーム同期 | ||
EMIF1_D23 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 23 | ||
EMIF2_D7 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 7 | ||
OUTPUTXBAR4 | 5 | O | 出力クロスバー出力 4 | ||
SPIB_SOMI | 6 | I/O | SPI-B スレーブ出力、マスタ入力 (SOMI) | ||
SD2_C3 | 7 | I | SDFM-2 チャネル 3 クロック入力 | ||
EMIF1_D6 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 6 | ||
ESC_LED_RUN | 10 | O | EtherCAT 実行 LED | ||
ENET_MII_TX_DATA2 | 11 | O | EMAC MII 送信データ 2 | ||
CANA_RX | 14 | I | CAN-A 受信 | ||
SPIA_STEn | 15 | I/O | SPI-A スレーブ送信イネーブル (STE) | ||
GPIO62 | 0、4、8、12 | J17 | 108 | I/O | 汎用入出力 62 |
SCIC_RX | 1 | I | SCI-C 受信データ | ||
EMIF1_D22 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 22 | ||
EMIF2_D6 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 6 | ||
EQEP3_A | 5 | I | eQEP-3 入力 A | ||
CANA_RX | 6 | I | CAN-A 受信 | ||
SD2_D4 | 7 | I | SDFM-2 チャネル 4 データ入力 | ||
EMIF1_D7 | 9 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 7 | ||
ESC_LED_STATE_RUN | 10 | O | EtherCAT 状態実行 | ||
ENET_MII_TX_DATA3 | 11 | O | EMAC MII 送信データ 3 | ||
CANA_TX | 14 | O | CAN-A 送信 | ||
GPIO63 | 0、4、8、12 | J16 | 109 | I/O | 汎用入出力 63 |
SCIC_TX | 1 | O | SCI-C 送信データ | ||
EMIF1_D21 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 21 | ||
EMIF2_D5 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 5 | ||
EQEP3_B | 5 | I | eQEP-3 入力 B | ||
CANA_TX | 6 | O | CAN-A 送信 | ||
SD2_C4 | 7 | I | SDFM-2 チャネル 4 クロック入力 | ||
SSIA_TX | 9 | I/O | SSI-A シリアル・データ送信 | ||
ENET_MII_RX_DATA0 | 11 | I | EMAC MII / RMII 受信データ 0 | ||
SD1_D1 | 13 | I | SDFM-1 チャネル 1 データ入力 | ||
ESC_RX1_DATA0 | 14 | I | EtherCAT MII 受信 1 データ 0 | ||
SPIB_SIMO | 15 | I/O | SPI-B スレーブ入力、マスタ出力 (SIMO) | ||
GPIO64 | 0、4、8、12 | L17 | 110 | I/O | 汎用入出力 64 |
EMIF1_D20 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 20 | ||
EMIF2_D4 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 4 | ||
EQEP3_STROBE | 5 | I/O | eQEP-3 ストローブ | ||
SCIA_RX | 6 | I | SCI-A 受信データ | ||
SSIA_RX | 9 | I/O | SSI-A シリアル・データ受信 | ||
ENET_MII_RX_DV | 10 | I | EMAC MII 受信データ有効 (または) RMII キャリア・センス / 受信データ有効 | ||
ENET_MII_RX_DATA1 | 11 | I | EMAC MII / RMII 受信データ 1 | ||
SD1_C1 | 13 | I | SDFM-1 チャネル 1 クロック入力 | ||
ESC_RX1_DATA1 | 14 | I | EtherCAT MII 受信 1 データ 1 | ||
SPIB_SOMI | 15 | I/O | SPI-B スレーブ出力、マスタ入力 (SOMI) | ||
GPIO65 | 0、4、8、12 | K16 | 111 | I/O | 汎用入出力 65 |
EMIF1_D19 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 19 | ||
EMIF2_D3 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 3 | ||
EQEP3_INDEX | 5 | I/O | eQEP-3 インデックス | ||
SCIA_TX | 6 | O | SCI-A 送信データ | ||
SSIA_CLK | 9 | I/O | SSI-A クロック | ||
ENET_MII_RX_ERR | 10 | I | EMAC MII / RMII 受信エラー | ||
ENET_MII_RX_DATA2 | 11 | I | EMAC MII 受信データ 2 | ||
SD1_D2 | 13 | I | SDFM-1 チャネル 2 データ入力 | ||
ESC_RX1_DATA2 | 14 | I | EtherCAT MII 受信 1 データ 2 | ||
SPIB_CLK | 15 | I/O | SPI-B クロック | ||
GPIO66 | 0、4、8、12 | K17 | 112 | I/O | 汎用入出力 66 |
EMIF1_D18 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 18 | ||
EMIF2_D2 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 2 | ||
I2CB_SDA | 6 | I/OD | I2C-B オープン・ドレイン双方向データ | ||
SSIA_FSS | 9 | I/O | SSI-A フレーム同期 | ||
ENET_MII_RX_DATA0 | 10 | I | EMAC MII / RMII 受信データ 0 | ||
ENET_MII_RX_DATA3 | 11 | I | EMAC MII 受信データ 3 | ||
SD1_C2 | 13 | I | SDFM-1 チャネル 2 クロック入力 | ||
ESC_RX1_DATA3 | 14 | I | EtherCAT MII 受信 1 データ 3 | ||
SPIB_STEn | 15 | I/O | SPI-B スレーブ送信イネーブル (STE) | ||
GPIO67 | 0、4、8、12 | B19 | 132 | I/O | 汎用入出力 67 |
EMIF1_D17 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 17 | ||
EMIF2_D1 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 1 | ||
ENET_MII_RX_CLK | 10 | I | EMAC MII 受信クロック | ||
ENET_REVMII_MDIO_RST | 11 | I | EMAC REVMII MDIO リセット | ||
SD1_D3 | 13 | I | SDFM-1 チャネル 3 データ入力 | ||
GPIO68 | 0、4、8、12 | C18 | 133 | I/O | 汎用入出力 68 |
EMIF1_D16 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 16 | ||
EMIF2_D0 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 0 | ||
ENET_MII_INTR | 11 | I/O | EMAC PHY 割り込み、MII/RMII モードでの入力、RevMII モードでの出力 | ||
SD1_C3 | 13 | I | SDFM-1 チャネル 3 クロック入力 | ||
ESC_PHY1_LINKSTATUS | 14 | I | EtherCAT PHY-1 リンク・ステータス | ||
GPIO69 | 0、4、8、12 | B18 | 134 | I/O | 汎用入出力 69 |
EMIF1_D15 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 15 | ||
I2CB_SCL | 6 | I/OD | I2C-B オープン・ドレイン双方向クロック | ||
ENET_MII_TX_EN | 10 | O | EMAC MII / RMII 送信イネーブル | ||
ENET_MII_RX_CLK | 11 | I | EMAC MII 受信クロック | ||
SD1_D4 | 13 | I | SDFM-1 チャネル 4 データ入力 | ||
ESC_RX1_CLK | 14 | I | EtherCAT MII 受信 1 クロック | ||
SPIC_SIMO | 15 | I/O | SPI-C スレーブ入力、マスタ出力 (SIMO) | ||
GPIO70 | 0、4、8、12 | A17 | 135 | I/O | 汎用入出力 70 |
EMIF1_D14 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 14 | ||
CANA_RX | 5 | I | CAN-A 受信 | ||
SCIB_TX | 6 | O | SCI-B 送信データ | ||
MCAN_RX | 9 | I | CAN/CAN FD 受信 | ||
ENET_MII_RX_DV | 11 | I | EMAC MII 受信データ有効 (または) RMII キャリア・センス / 受信データ有効 | ||
SD1_C4 | 13 | I | SDFM-1 チャネル 4 クロック入力 | ||
ESC_RX1_DV | 14 | I | EtherCAT MII 受信 1 データ有効 | ||
SPIC_SOMI | 15 | I/O | SPI-C スレーブ出力、マスタ入力 (SOMI) | ||
GPIO71 | 0、4、8、12 | B17 | 136 | I/O | 汎用入出力 71 |
EMIF1_D13 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 13 | ||
CANA_TX | 5 | O | CAN-A 送信 | ||
SCIB_RX | 6 | I | SCI-B 受信データ | ||
MCAN_TX | 9 | O | CAN/CAN FD 送信 | ||
ENET_MII_RX_DATA0 | 10 | I | EMAC MII / RMII 受信データ 0 | ||
ENET_MII_RX_ERR | 11 | I | EMAC MII / RMII 受信エラー | ||
ESC_RX1_ERR | 14 | I | EtherCAT MII 受信 1 エラー | ||
SPIC_CLK | 15 | I/O | SPI-C クロック | ||
GPIO72 | 0、4、8、12 | B16 | 139 | I/O | 汎用入出力 72 |
EMIF1_D12 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 12 | ||
CANB_TX | 5 | O | CAN-B 送信 | ||
SCIC_TX | 6 | O | SCI-C 送信データ | ||
ENET_MII_RX_DATA1 | 10 | I | EMAC MII / RMII 受信データ 1 | ||
ENET_MII_TX_DATA3 | 11 | O | EMAC MII 送信データ 3 | ||
ESC_TX1_DATA3 | 14 | O | EtherCAT MII 送信 1 データ 3 | ||
SPIC_STEn | 15 | I/O | SPI-C スレーブ送信イネーブル (STE) | ||
GPIO73 | 0、4、8、12 | A16 | 140 | I/O | 汎用入出力 73 |
EMIF1_D11 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 11 | ||
XCLKOUT | 3 | O | 外部クロック出力。このピンは、デバイス内のクロック信号の中から選択されたものを分周した信号を出力します。 | ||
CANB_RX | 5 | I | CAN-B 受信 | ||
SCIC_RX | 6 | I | SCI-C 受信データ | ||
ENET_RMII_CLK | 10 | I/O | EMAC RMII クロック | ||
ENET_MII_TX_DATA2 | 11 | O | EMAC MII 送信データ 2 | ||
SD2_D2 | 13 | I | SDFM-2 チャネル 2 データ入力 | ||
ESC_TX1_DATA2 | 14 | O | EtherCAT MII 送信 1 データ 2 | ||
GPIO74 | 0、4、8、12 | C17 | 141 | I/O | 汎用入出力 74 |
EMIF1_D10 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 10 | ||
MCAN_TX | 9 | O | CAN/CAN FD 送信 | ||
ENET_MII_TX_DATA1 | 11 | O | EMAC MII / RMII 送信データ 1 | ||
SD2_C2 | 13 | I | SDFM-2 チャネル 2 クロック入力 | ||
ESC_TX1_DATA1 | 14 | O | EtherCAT MII 送信 1 データ 1 | ||
GPIO75 | 0、4、8、12 | D16 | 142 | I/O | 汎用入出力 75 |
EMIF1_D9 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 9 | ||
MCAN_RX | 9 | I | CAN/CAN FD 受信 | ||
ENET_MII_TX_DATA0 | 11 | O | EMAC MII / RMII 送信データ 0 | ||
SD2_D3 | 13 | I | SDFM-2 チャネル 3 データ入力 | ||
ESC_TX1_DATA0 | 14 | O | EtherCAT MII 送信 1 データ 0 | ||
GPIO76 | 0、4、8、12 | C16 | 143 | I/O | 汎用入出力 76 |
EMIF1_D8 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 8 | ||
SCID_TX | 6 | O | SCI-D 送信データ | ||
ENET_MII_RX_ERR | 10 | I | EMAC MII / RMII 受信エラー | ||
SD2_C3 | 13 | I | SDFM-2 チャネル 3 クロック入力 | ||
ESC_PHY_RESETn | 14 | O | EtherCAT PHY アクティブ Low リセット | ||
GPIO77 | 0、4、8、12 | A15 | 144 | I/O | 汎用入出力 77 |
EMIF1_D7 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 7 | ||
SCID_RX | 6 | I | SCI-D 受信データ | ||
SD2_D4 | 13 | I | SDFM-2 チャネル 4 データ入力 | ||
ESC_RX0_CLK | 14 | I | EtherCAT MII 受信 0 クロック | ||
GPIO78 | 0、4、8、12 | B15 | 145 | I/O | 汎用入出力 78 |
EMIF1_D6 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 6 | ||
EQEP2_A | 6 | I | eQEP-2 入力 A | ||
SD2_C4 | 13 | I | SDFM-2 チャネル 4 クロック入力 | ||
ESC_RX0_DV | 14 | I | EtherCAT MII 受信 0 データ有効 | ||
GPIO79 | 0、4、8、12 | C15 | 146 | I/O | 汎用入出力 79 |
EMIF1_D5 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 5 | ||
EQEP2_B | 6 | I | eQEP-2 入力 B | ||
SD2_D1 | 13 | I | SDFM-2 チャネル 1 データ入力 | ||
ESC_RX0_ERR | 14 | I | EtherCAT MII 受信 0 エラー | ||
GPIO80 | 0、4、8、12 | D15 | 148 | I/O | 汎用入出力 80 |
EMIF1_D4 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 4 | ||
EQEP2_STROBE | 6 | I/O | eQEP-2 ストローブ | ||
SD2_C1 | 13 | I | SDFM-2 チャネル 1 クロック入力 | ||
ESC_RX0_DATA0 | 14 | I | EtherCAT MII 受信 0 データ 0 | ||
GPIO81 | 0、4、8、12 | A14 | 149 | I/O | 汎用入出力 81 |
EMIF1_D3 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 3 | ||
EQEP2_INDEX | 6 | I/O | eQEP-2 インデックス | ||
ESC_RX0_DATA1 | 14 | I | EtherCAT MII 受信 0 データ 1 | ||
GPIO82 | 0、4、8、12 | B14 | 150 | I/O | 汎用入出力 82 |
EMIF1_D2 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 2 | ||
ESC_RX0_DATA2 | 14 | I | EtherCAT MII 受信 0 データ 2 | ||
GPIO83 | 0、4、8、12 | C14 | 151 | I/O | 汎用入出力 83 |
EMIF1_D1 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 1 | ||
ESC_RX0_DATA3 | 14 | I | EtherCAT MII 受信 0 データ 3 | ||
GPIO84 | 0、4、8、12 | A11 | 154 | I/O | 汎用入出力 84 |
SCIA_TX | 5 | O | SCI-A 送信データ | ||
MDXB | 6 | O | McBSP-B 送信シリアル・データ | ||
UARTA_TX | 11 | I/O | UART-A シリアル・データ送信 | ||
ESC_TX0_ENA | 14 | O | EtherCAT MII 送信 0 イネーブル | ||
MDXA | 15 | O | McBSP-A 送信シリアル・データ | ||
GPIO85 | 0、4、8、12 | B11 | 155 | I/O | 汎用入出力 85 |
EMIF1_D0 | 2 | I/O | 外部メモリ・インターフェイス 1 データ・ライン 0 | ||
SCIA_RX | 5 | I | SCI-A 受信データ | ||
MDRB | 6 | I | McBSP-B 受信シリアル・データ | ||
UARTA_RX | 11 | I/O | UART-A シリアル・データ受信 | ||
ESC_TX0_CLK | 14 | I | EtherCAT MII 送信 0 クロック | ||
MDRA | 15 | I | McBSP-A 受信シリアル・データ | ||
GPIO86 | 0、4、8、12 | C11 | 156 | I/O | 汎用入出力 86 |
EMIF1_A13 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 13 | ||
EMIF1_CAS | 3 | O | 外部メモリ・インターフェイス 1 列アドレス・ストローブ | ||
SCIB_TX | 5 | O | SCI-B 送信データ | ||
MCLKXB | 6 | O | McBSP-B 送信クロック | ||
ESC_PHY0_LINKSTATUS | 14 | I | EtherCAT PHY-0 リンク・ステータス | ||
MCLKXA | 15 | O | McBSP-A 送信クロック | ||
GPIO87 | 0、4、8、12 | D11 | 157 | I/O | 汎用入出力 87 |
EMIF1_A14 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 14 | ||
EMIF1_RAS | 3 | O | 外部メモリ・インターフェイス、1 行のアドレス・ストローブ | ||
SCIB_RX | 5 | I | SCI-B 受信データ | ||
MFSXB | 6 | O | McBSP-B 送信フレーム同期 | ||
EMIF1_DQM3 | 9 | O | 外部メモリ・インターフェイス 1 のバイト 3 入力 / 出力マスク | ||
ESC_TX0_DATA0 | 14 | O | EtherCAT MII 送信 0 データ 0 | ||
MFSXA | 15 | O | McBSP-A 送信フレーム同期 | ||
GPIO88 | 0、4、8、12 | C6 | 170 | I/O | 汎用入出力 88 |
EMIF1_A15 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 15 | ||
EMIF1_DQM0 | 3 | O | 外部メモリ・インターフェイス 1 のバイト 0 入力 / 出力マスク | ||
EMIF1_DQM1 | 9 | O | 外部メモリ・インターフェイス 1 のバイト 1 入力 / 出力マスク | ||
ESC_TX0_DATA1 | 14 | O | EtherCAT MII 送信 0 データ 1 | ||
GPIO89 | 0、4、8、12 | D6 | 171 | I/O | 汎用入出力 89 |
EMIF1_A16 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 16 | ||
EMIF1_DQM1 | 3 | O | 外部メモリ・インターフェイス 1 のバイト 1 入力 / 出力マスク | ||
SCIC_TX | 6 | O | SCI-C 送信データ | ||
EMIF1_CAS | 9 | O | 外部メモリ・インターフェイス 1 列アドレス・ストローブ | ||
ESC_TX0_DATA2 | 14 | O | EtherCAT MII 送信 0 データ 2 | ||
GPIO90 | 0、4、8、12 | A5 | 172 | I/O | 汎用入出力 90 |
EMIF1_A17 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 17 | ||
EMIF1_DQM2 | 3 | O | 外部メモリ・インターフェイス 1 のバイト 2 入力 / 出力マスク | ||
SCIC_RX | 6 | I | SCI-C 受信データ | ||
EMIF1_RAS | 9 | O | 外部メモリ・インターフェイス、1 行のアドレス・ストローブ | ||
ESC_TX0_DATA3 | 14 | O | EtherCAT MII 送信 0 データ 3 | ||
GPIO91 | 0、4、8、12 | B5 | 173 | I/O | 汎用入出力 91 |
EMIF1_A18 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 18 | ||
EMIF1_DQM3 | 3 | O | 外部メモリ・インターフェイス 1 のバイト 3 入力 / 出力マスク | ||
I2CA_SDA | 6 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
EMIF1_DQM2 | 9 | O | 外部メモリ・インターフェイス 1 のバイト 2 入力 / 出力マスク | ||
PMBUSA_SCL | 10 | I/OD | PMBus-A オープン・ドレイン双方向クロック | ||
SSIA_TX | 11 | I/O | SSI-A シリアル・データ送信 | ||
FSIRXF_D0 | 13 | I | FSIRX-F データ入力 0 | ||
CLB_OUTPUTXBAR1 | 14 | O | CLB 出力クロスバー出力 1 | ||
SPID_SIMO | 15 | I/O | SPI-D スレーブ入力、マスタ出力 (SIMO) | ||
GPIO92 | 0、4、8、12 | A4 | 174 | I/O | 汎用入出力 92 |
EMIF1_A19 | 2 | O | 外部メモリ・インターフェイス 1 アドレス・ライン 19 | ||
EMIF1_BA1 | 3 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 1 | ||
I2CA_SCL | 6 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
EMIF1_DQM0 | 9 | O | 外部メモリ・インターフェイス 1 のバイト 0 入力 / 出力マスク | ||
PMBUSA_SDA | 10 | I/OD | PMBus-A オープン・ドレイン双方向データ | ||
SSIA_RX | 11 | I/O | SSI-A シリアル・データ受信 | ||
FSIRXF_D1 | 13 | I | FSIRX-F データ入力 1 | ||
CLB_OUTPUTXBAR2 | 14 | O | CLB 出力クロスバー出力 2 | ||
SPID_SOMI | 15 | I/O | SPI-D スレーブ出力、マスタ入力 (SOMI) | ||
GPIO93 | 0、4、8、12 | B4 | 175 | I/O | 汎用入出力 93 |
EMIF1_BA0 | 3 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 0 | ||
SCID_TX | 6 | O | SCI-D 送信データ | ||
PMBUSA_ALERT | 10 | I/OD | PMBus-A オープン・ドレイン双方向アラート信号 | ||
SSIA_CLK | 11 | I/O | SSI-A クロック | ||
FSIRXF_CLK | 13 | I | FSIRX-F 入力クロック | ||
CLB_OUTPUTXBAR3 | 14 | O | CLB 出力クロスバー出力 3 | ||
SPID_CLK | 15 | I/O | SPI-D クロック | ||
GPIO94 | 0、4、8、12 | A3 | 176 | I/O | 汎用入出力 94 |
SCID_RX | 6 | I | SCI-D 受信データ | ||
EMIF1_BA1 | 9 | O | 外部メモリ・インターフェイス 1 バンク・アドレス 1 | ||
PMBUSA_CTL | 10 | I | PMBus-A 制御信号 | ||
SSIA_FSS | 11 | I/O | SSI-A フレーム同期 | ||
FSIRXG_D0 | 13 | I | FSIRX-G データ入力 0 | ||
CLB_OUTPUTXBAR4 | 14 | O | CLB 出力クロスバー出力 4 | ||
SPID_STEn | 15 | I/O | SPI-D スレーブ送信イネーブル (STE) | ||
GPIO95 | 0、4、8、12 | B3 | I/O | 汎用入出力 95 | |
EMIF2_A12 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 12 | ||
FSIRXG_D1 | 13 | I | FSIRX-G データ入力 1 | ||
CLB_OUTPUTXBAR5 | 14 | O | CLB 出力クロスバー出力 5 | ||
GPIO96 | 0、4、8、12 | C3 | I/O | 汎用入出力 96 | |
EMIF2_DQM1 | 3 | O | 外部メモリ・インターフェイス 2 のバイト 1 入力 / 出力マスク | ||
EQEP1_A | 5 | I | eQEP-1 入力 A | ||
FSIRXG_CLK | 13 | I | FSIRX-G 入力クロック | ||
CLB_OUTPUTXBAR6 | 14 | O | CLB 出力クロスバー出力 6 | ||
GPIO97 | 0、4、8、12 | A2 | I/O | 汎用入出力 97 | |
EMIF2_DQM0 | 3 | O | 外部メモリ・インターフェイス 2 のバイト 0 入力 / 出力マスク | ||
EQEP1_B | 5 | I | eQEP-1 入力 B | ||
FSIRXH_D0 | 13 | I | FSIRX-H データ入力 0 | ||
CLB_OUTPUTXBAR7 | 14 | O | CLB 出力クロスバー出力 7 | ||
GPIO98 | 0、4、8、12 | F1 | I/O | 汎用入出力 98 | |
EMIF2_A0 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 0 | ||
EQEP1_STROBE | 5 | I/O | eQEP-1 ストローブ | ||
FSIRXH_D1 | 13 | I | FSIRX-H データ入力 1 | ||
CLB_OUTPUTXBAR8 | 14 | O | CLB 出力クロスバー出力 8 | ||
GPIO99 | 0、4、8、12 | G1 | 17 | I/O | 汎用入出力 99 |
EMIF2_A1 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 1 | ||
EQEP1_INDEX | 5 | I/O | eQEP-1 インデックス | ||
FSIRXH_CLK | 13 | I | FSIRX-H 入力クロック | ||
GPIO100 | 0、4、8、12 | H1 | I/O | 汎用入出力 100 | |
EMIF2_A2 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 2 | ||
EQEP2_A | 5 | I | eQEP-2 入力 A | ||
SPIC_SIMO | 6 | I/O | SPI-C スレーブ入力、マスタ出力 (SIMO) | ||
ESC_GPI0 | 10 | I | EtherCAT 汎用入力 0 | ||
FSITXA_D0 | 13 | O | FSITX-A データ出力 0 | ||
GPIO101 | 0、4、8、12 | H2 | I/O | 汎用入出力 101 | |
EMIF2_A3 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 3 | ||
EQEP2_B | 5 | I | eQEP-2 入力 B | ||
SPIC_SOMI | 6 | I/O | SPI-C スレーブ出力、マスタ入力 (SOMI) | ||
ESC_GPI1 | 10 | I | EtherCAT 汎用入力 1 | ||
FSITXA_D1 | 13 | O | FSITX-A データ出力 1 | ||
GPIO102 | 0、4、8、12 | H3 | I/O | 汎用入出力 102 | |
EMIF2_A4 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 4 | ||
EQEP2_STROBE | 5 | I/O | eQEP-2 ストローブ | ||
SPIC_CLK | 6 | I/O | SPI-C クロック | ||
ESC_GPI2 | 10 | I | EtherCAT 汎用入力 2 | ||
FSITXA_CLK | 13 | O | FSITX-A 出力クロック | ||
GPIO103 | 0、4、8、12 | J1 | I/O | 汎用入出力 103 | |
EMIF2_A5 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 5 | ||
EQEP2_INDEX | 5 | I/O | eQEP-2 インデックス | ||
SPIC_STEn | 6 | I/O | SPI-C スレーブ送信イネーブル (STE) | ||
ESC_GPI3 | 10 | I | EtherCAT 汎用入力 3 | ||
FSIRXA_D0 | 13 | I | FSIRX-A データ入力 0 | ||
GPIO104 | 0、4、8、12 | J2 | I/O | 汎用入出力 104 | |
I2CA_SDA | 1 | I/OD | I2C-A オープン・ドレイン双方向データ | ||
EMIF2_A6 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 6 | ||
EQEP3_A | 5 | I | eQEP-3 入力 A | ||
SCID_TX | 6 | O | SCI-D 送信データ | ||
ESC_GPI4 | 10 | I | EtherCAT 汎用入力 4 | ||
CM-I2CA_SDA | 11 | I/OD | CM-I2C-A オープン・ドレイン双方向データ | ||
FSIRXA_D1 | 13 | I | FSIRX-A データ入力 1 | ||
GPIO105 | 0、4、8、12 | J3 | I/O | 汎用入出力 105 | |
I2CA_SCL | 1 | I/OD | I2C-A オープン・ドレイン双方向クロック | ||
EMIF2_A7 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 7 | ||
EQEP3_B | 5 | I | eQEP-3 入力 B | ||
SCID_RX | 6 | I | SCI-D 受信データ | ||
ESC_GPI5 | 10 | I | EtherCAT 汎用入力 5 | ||
CM-I2CA_SCL | 11 | I/OD | CM-I2C-A オープン・ドレイン双方向クロック | ||
FSIRXA_CLK | 13 | I | FSIRX-A 入力クロック | ||
ENET_MDIO_CLK | 14 | I/O | EMAC 管理データ・クロック、MII/RMII モードでの出力、RevMII モードでの入力 | ||
GPIO106 | 0、4、8、12 | L2 | I/O | 汎用入出力 106 | |
EMIF2_A8 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 8 | ||
EQEP3_STROBE | 5 | I/O | eQEP-3 ストローブ | ||
SCIC_TX | 6 | O | SCI-C 送信データ | ||
ESC_GPI6 | 10 | I | EtherCAT 汎用入力 6 | ||
FSITXB_D0 | 13 | O | FSITX-B データ出力 0 | ||
ENET_MDIO_DATA | 14 | I/O | EMAC 管理データ | ||
GPIO107 | 0、4、8、12 | L3 | I/O | 汎用入出力 107 | |
EMIF2_A9 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 9 | ||
EQEP3_INDEX | 5 | I/O | eQEP-3 インデックス | ||
SCIC_RX | 6 | I | SCI-C 受信データ | ||
ESC_GPI7 | 10 | I | EtherCAT 汎用入力 7 | ||
FSITXB_D1 | 13 | O | FSITX-B データ出力 1 | ||
ENET_REVMII_MDIO_RST | 14 | I | EMAC REVMII MDIO リセット | ||
GPIO108 | 0、4、8、12 | L4 | I/O | 汎用入出力 108 | |
EMIF2_A10 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 10 | ||
ESC_GPI8 | 10 | I | EtherCAT 汎用入力 8 | ||
FSITXB_CLK | 13 | O | FSITX-B 出力クロック | ||
ENET_MII_INTR | 14 | I/O | EMAC PHY 割り込み、MII/RMII モードでの入力、RevMII モードでの出力 | ||
GPIO109 | 0、4、8、12 | N2 | I/O | 汎用入出力 109 | |
EMIF2_A11 | 3 | O | 外部メモリ・インターフェイス 2 アドレス・ライン 11 | ||
ESC_GPI9 | 10 | I | EtherCAT 汎用入力 9 | ||
ENET_MII_CRS | 14 | I | EMAC MII キャリア・センス | ||
GPIO110 | 0、4、8、12 | M2 | I/O | 汎用入出力 110 | |
EMIF2_WAIT | 3 | I | 外部メモリ・インターフェイス 2 非同期 SRAM ウェイト | ||
ESC_GPI10 | 10 | I | EtherCAT 汎用入力 10 | ||
FSIRXB_D0 | 13 | I | FSIRX-B データ入力 0 | ||
ENET_MII_COL | 14 | I | EMAC MII 衝突検出 | ||
GPIO111 | 0、4、8、12 | M4 | I/O | 汎用入出力 111 | |
EMIF2_BA0 | 3 | O | 外部メモリ・インターフェイス 2 バンク・アドレス 0 | ||
ESC_GPI11 | 10 | I | EtherCAT 汎用入力 11 | ||
FSIRXB_D1 | 13 | I | FSIRX-B データ入力 1 | ||
ENET_MII_RX_CLK | 14 | I | EMAC MII 受信クロック | ||
GPIO112 | 0、4、8、12 | M3 | I/O | 汎用入出力 112 | |
EMIF2_BA1 | 3 | O | 外部メモリ・インターフェイス 2 バンク・アドレス 1 | ||
ESC_GPI12 | 10 | I | EtherCAT 汎用入力 12 | ||
FSIRXB_CLK | 13 | I | FSIRX-B 入力クロック | ||
ENET_MII_RX_DV | 14 | I | EMAC MII 受信データ有効 (または) RMII キャリア・センス / 受信データ有効 | ||
GPIO113 | 0、4、8、12 | N4 | I/O | 汎用入出力 113 | |
EMIF2_CAS | 3 | O | 外部メモリ・インターフェイス 2 列アドレス・ストローブ | ||
ESC_GPI13 | 10 | I | EtherCAT 汎用入力 13 | ||
ENET_MII_RX_ERR | 14 | I | EMAC MII / RMII 受信エラー | ||
GPIO114 | 0、4、8、12 | N3 | I/O | 汎用入出力 114 | |
EMIF2_RAS | 3 | O | 外部メモリ・インターフェイス 2 行アドレス・ストローブ | ||
ESC_GPI14 | 10 | I | EtherCAT 汎用入力 14 | ||
ENET_MII_RX_DATA0 | 14 | I | EMAC MII / RMII 受信データ 0 | ||
GPIO115 | 0、4、8、12 | V12 | I/O | 汎用入出力 115 | |
EMIF2_CS0n | 3 | O | 外部メモリ・インターフェイス 2 チップ・セレクト 0 | ||
OUTPUTXBAR5 | 5 | O | 出力クロスバー出力 5 | ||
ESC_GPI15 | 10 | I | EtherCAT 汎用入力 15 | ||
FSIRXC_D0 | 13 | I | FSIRX-C データ入力 0 | ||
ENET_MII_RX_DATA1 | 14 | I | EMAC MII / RMII 受信データ 1 | ||
GPIO116 | 0、4、8、12 | W10 | I/O | 汎用入出力 116 | |
EMIF2_CS2n | 3 | O | 外部メモリ・インターフェイス 2 チップ・セレクト 2 | ||
OUTPUTXBAR6 | 5 | O | 出力クロスバー出力 6 | ||
ESC_GPI16 | 10 | I | EtherCAT 汎用入力 16 | ||
FSIRXC_D1 | 13 | I | FSIRX-C データ入力 1 | ||
ENET_MII_RX_DATA2 | 14 | I | EMAC MII 受信データ 2 | ||
GPIO117 | 0、4、8、12 | U12 | I/O | 汎用入出力 117 | |
EMIF2_SDCKE | 3 | O | 外部メモリ・インターフェイス 2 SDRAM クロック・イネーブル | ||
ESC_GPI17 | 10 | I | EtherCAT 汎用入力 17 | ||
FSIRXC_CLK | 13 | I | FSIRX-C 入力クロック | ||
ENET_MII_RX_DATA3 | 14 | I | EMAC MII 受信データ 3 | ||
GPIO118 | 0、4、8、12 | T12 | I/O | 汎用入出力 118 | |
EMIF2_CLK | 3 | O | 外部メモリ・インターフェイス 2 クロック | ||
ESC_GPI18 | 10 | I | EtherCAT 汎用入力 18 | ||
FSIRXD_D0 | 13 | I | FSIRX-D データ入力 0 | ||
ENET_MII_TX_EN | 14 | O | EMAC MII / RMII 送信イネーブル | ||
GPIO119 | 0、4、8、12 | T15 | I/O | 汎用入出力 119 | |
EMIF2_RNW | 3 | O | 外部メモリ・インターフェイス 2 読み取り、非書き込み | ||
ESC_GPI19 | 10 | I | EtherCAT 汎用入力 19 | ||
FSIRXD_D1 | 13 | I | FSIRX-D データ入力 1 | ||
ENET_MII_TX_ERR | 14 | O | EMAC MII 送信エラー | ||
GPIO120 | 0、4、8、12 | U15 | I/O | 汎用入出力 120 | |
EMIF2_WEn | 3 | O | 外部メモリ・インターフェイス 2 書き込みイネーブル | ||
ESC_GPI20 | 10 | I | EtherCAT 汎用入力 20 | ||
FSIRXD_CLK | 13 | I | FSIRX-D 入力クロック | ||
ENET_MII_TX_CLK | 14 | I | EMAC MII 送信クロック | ||
GPIO121 | 0、4、8、12 | W16 | I/O | 汎用入出力 121 | |
EMIF2_OEn | 3 | O | 外部メモリ・インターフェイス 2 出力イネーブル | ||
ESC_GPI21 | 10 | I | EtherCAT 汎用入力 21 | ||
FSIRXE_D0 | 13 | I | FSIRX-E データ入力 0 | ||
ENET_MII_TX_DATA0 | 14 | O | EMAC MII / RMII 送信データ 0 | ||
GPIO122 | 0、4、8、12 | T8 | I/O | 汎用入出力 122 | |
EMIF2_D15 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 15 | ||
SPIC_SIMO | 6 | I/O | SPI-C スレーブ入力、マスタ出力 (SIMO) | ||
SD1_D1 | 7 | I | SDFM-1 チャネル 1 データ入力 | ||
ESC_GPI22 | 10 | I | EtherCAT 汎用入力 22 | ||
ENET_MII_TX_DATA1 | 14 | O | EMAC MII / RMII 送信データ 1 | ||
GPIO123 | 0、4、8、12 | U8 | I/O | 汎用入出力 123 | |
EMIF2_D14 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 14 | ||
SPIC_SOMI | 6 | I/O | SPI-C スレーブ出力、マスタ入力 (SOMI) | ||
SD1_C1 | 7 | I | SDFM-1 チャネル 1 クロック入力 | ||
ESC_GPI23 | 10 | I | EtherCAT 汎用入力 23 | ||
ENET_MII_TX_DATA2 | 14 | O | EMAC MII 送信データ 2 | ||
GPIO124 | 0、4、8、12 | V8 | I/O | 汎用入出力 124 | |
EMIF2_D13 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 13 | ||
SPIC_CLK | 6 | I/O | SPI-C クロック | ||
SD1_D2 | 7 | I | SDFM-1 チャネル 2 データ入力 | ||
ESC_GPI24 | 10 | I | EtherCAT 汎用入力 24 | ||
ENET_MII_TX_DATA3 | 14 | O | EMAC MII 送信データ 3 | ||
GPIO125 | 0、4、8、12 | T9 | I/O | 汎用入出力 125 | |
EMIF2_D12 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 12 | ||
SPIC_STEn | 6 | I/O | SPI-C スレーブ送信イネーブル (STE) | ||
SD1_C2 | 7 | I | SDFM-1 チャネル 2 クロック入力 | ||
ESC_GPI25 | 10 | I | EtherCAT 汎用入力 25 | ||
FSIRXE_D1 | 13 | I | FSIRX-E データ入力 1 | ||
ESC_LATCH0 | 14 | I | EtherCAT ラッチ信号入力 0 | ||
GPIO126 | 0、4、8、12 | U9 | I/O | 汎用入出力 126 | |
EMIF2_D11 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 11 | ||
SD1_D3 | 7 | I | SDFM-1 チャネル 3 データ入力 | ||
ESC_GPI26 | 10 | I | EtherCAT 汎用入力 26 | ||
FSIRXE_CLK | 13 | I | FSIRX-E 入力クロック | ||
ESC_LATCH1 | 14 | I | EtherCAT ラッチ信号入力 1 | ||
GPIO127 | 0、4、8、12 | V9 | I/O | 汎用入出力 127 | |
EMIF2_D10 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 10 | ||
SD1_C3 | 7 | I | SDFM-1 チャネル 3 クロック入力 | ||
ESC_GPI27 | 10 | I | EtherCAT 汎用入力 27 | ||
ESC_SYNC0 | 14 | O | EtherCAT 同期信号出力 0 | ||
GPIO128 | 0、4、8、12 | W9 | I/O | 汎用入出力 128 | |
EMIF2_D9 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 9 | ||
SD1_D4 | 7 | I | SDFM-1 チャネル 4 データ入力 | ||
ESC_GPI28 | 10 | I | EtherCAT 汎用入力 28 | ||
ESC_SYNC1 | 14 | O | EtherCAT 同期信号出力 1 | ||
GPIO129 | 0、4、8、12 | T10 | I/O | 汎用入出力 129 | |
EMIF2_D8 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 8 | ||
SD1_C4 | 7 | I | SDFM-1 チャネル 4 クロック入力 | ||
ESC_GPI29 | 10 | I | EtherCAT 汎用入力 29 | ||
ESC_TX1_ENA | 14 | O | EtherCAT MII 送信 1 イネーブル | ||
GPIO130 | 0、4、8、12 | U10 | I/O | 汎用入出力 130 | |
EMIF2_D7 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 7 | ||
SD2_D1 | 7 | I | SDFM-2 チャネル 1 データ入力 | ||
ESC_GPI30 | 10 | I | EtherCAT 汎用入力 30 | ||
ESC_TX1_CLK | 14 | I | EtherCAT MII 送信 1 クロック | ||
GPIO131 | 0、4、8、12 | V10 | I/O | 汎用入出力 131 | |
EMIF2_D6 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 6 | ||
SD2_C1 | 7 | I | SDFM-2 チャネル 1 クロック入力 | ||
ESC_GPI31 | 10 | I | EtherCAT 汎用入力 31 | ||
ESC_TX1_DATA0 | 14 | O | EtherCAT MII 送信 1 データ 0 | ||
GPIO132 | 0、4、8、12 | W18 | I/O | 汎用入出力 132 | |
EMIF2_D5 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 5 | ||
SD2_D2 | 7 | I | SDFM-2 チャネル 2 データ入力 | ||
ESC_GPO0 | 10 | O | EtherCAT 汎用出力 0 | ||
ESC_TX1_DATA1 | 14 | O | EtherCAT MII 送信 1 データ 1 | ||
GPIO133 | 0、4、8、12 | G18 | 118 | I/O | 汎用入出力 133 |
SD2_C2 | 7 | I | SDFM-2 チャネル 2 クロック入力 | ||
AUXCLKIN | ALT | I | 補助クロック入力 | ||
GPIO134 | 0、4、8、12 | V18 | I/O | 汎用入出力 134 | |
EMIF2_D4 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 4 | ||
SD2_D3 | 7 | I | SDFM-2 チャネル 3 データ入力 | ||
ESC_GPO1 | 10 | O | EtherCAT 汎用出力 1 | ||
ESC_TX1_DATA2 | 14 | O | EtherCAT MII 送信 1 データ 2 | ||
GPIO135 | 0、4、8、12 | U18 | I/O | 汎用入出力 135 | |
EMIF2_D3 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 3 | ||
SCIA_TX | 6 | O | SCI-A 送信データ | ||
SD2_C3 | 7 | I | SDFM-2 チャネル 3 クロック入力 | ||
ESC_GPO2 | 10 | O | EtherCAT 汎用出力 2 | ||
ESC_TX1_DATA3 | 14 | O | EtherCAT MII 送信 1 データ 3 | ||
GPIO136 | 0、4、8、12 | T17 | I/O | 汎用入出力 136 | |
EMIF2_D2 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 2 | ||
SCIA_RX | 6 | I | SCI-A 受信データ | ||
SD2_D4 | 7 | I | SDFM-2 チャネル 4 データ入力 | ||
ESC_GPO3 | 10 | O | EtherCAT 汎用出力 3 | ||
ESC_RX1_DV | 14 | I | EtherCAT MII 受信 1 データ有効 | ||
GPIO137 | 0、4、8、12 | T18 | I/O | 汎用入出力 137 | |
EPWM13A | 1 | O | ePWM-13 出力 A (ePWM1-8 で高分解能を利用可能) | ||
EMIF2_D1 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 1 | ||
SCIB_TX | 6 | O | SCI-B 送信データ | ||
SD2_C4 | 7 | I | SDFM-2 チャネル 4 クロック入力 | ||
ESC_GPO4 | 10 | O | EtherCAT 汎用出力 4 | ||
ESC_RX1_CLK | 14 | I | EtherCAT MII 受信 1 クロック | ||
GPIO138 | 0、4、8、12 | T19 | I/O | 汎用入出力 138 | |
EPWM13B | 1 | O | ePWM-13 出力 B (ePWM1-8 で高分解能を利用可能) | ||
EMIF2_D0 | 3 | I/O | 外部メモリ・インターフェイス 2 データ・ライン 0 | ||
SCIB_RX | 6 | I | SCI-B 受信データ | ||
ESC_GPO5 | 10 | O | EtherCAT 汎用出力 5 | ||
ESC_RX1_ERR | 14 | I | EtherCAT MII 受信 1 エラー | ||
GPIO139 | 0、4、8、12 | N19 | I/O | 汎用入出力 139 | |
EPWM14A | 1 | O | ePWM-14 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SCIC_RX | 6 | I | SCI-C 受信データ | ||
ESC_GPO6 | 10 | O | EtherCAT 汎用出力 6 | ||
ESC_RX1_DATA0 | 14 | I | EtherCAT MII 受信 1 データ 0 | ||
GPIO140 | 0、4、8、12 | M19 | I/O | 汎用入出力 140 | |
EPWM14B | 1 | O | ePWM-14 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SCIC_TX | 6 | O | SCI-C 送信データ | ||
ESC_GPO7 | 10 | O | EtherCAT 汎用出力 7 | ||
ESC_RX1_DATA1 | 14 | I | EtherCAT MII 受信 1 データ 1 | ||
GPIO141 | 0、4、8、12 | M18 | I/O | 汎用入出力 141 | |
EPWM15A | 1 | O | ePWM-15 出力 A (ePWM1-8 で高分解能を利用可能) | ||
SCID_RX | 6 | I | SCI-D 受信データ | ||
ESC_GPO8 | 10 | O | EtherCAT 汎用出力 8 | ||
ESC_RX1_DATA2 | 14 | I | EtherCAT MII 受信 1 データ 2 | ||
GPIO142 | 0、4、8、12 | L19 | I/O | 汎用入出力 142 | |
EPWM15B | 1 | O | ePWM-15 出力 B (ePWM1-8 で高分解能を利用可能) | ||
SCID_TX | 6 | O | SCI-D 送信データ | ||
ESC_GPO9 | 10 | O | EtherCAT 汎用出力 9 | ||
ESC_RX1_DATA3 | 14 | I | EtherCAT MII 受信 1 データ 3 | ||
GPIO143 | 0、4、8、12 | F18 | I/O | 汎用入出力 143 | |
EPWM16A | 1 | O | ePWM-16 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO10 | 10 | O | EtherCAT 汎用出力 10 | ||
ESC_LED_LINK0_ACTIVE | 14 | O | EtherCAT リンク 0 アクティブ | ||
GPIO144 | 0、4、8、12 | F17 | I/O | 汎用入出力 144 | |
EPWM16B | 1 | O | ePWM-16 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO11 | 10 | O | EtherCAT 汎用出力 11 | ||
ESC_LED_LINK1_ACTIVE | 14 | O | EtherCAT リンク 1 アクティブ | ||
GPIO145 | 0、4、8、12 | E17 | I/O | 汎用入出力 145 | |
EPWM1A | 1 | O | ePWM-1 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO12 | 10 | O | EtherCAT 汎用出力 12 | ||
ESC_LED_ERR | 14 | O | EtherCAT エラー LED | ||
GPIO146 | 0、4、8、12 | D18 | I/O | 汎用入出力 146 | |
EPWM1B | 1 | O | ePWM-1 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO13 | 10 | O | EtherCAT 汎用出力 13 | ||
ESC_LED_RUN | 14 | O | EtherCAT 実行 LED | ||
GPIO147 | 0、4、8、12 | D17 | I/O | 汎用入出力 147 | |
EPWM2A | 1 | O | ePWM-2 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO14 | 10 | O | EtherCAT 汎用出力 14 | ||
ESC_LED_STATE_RUN | 14 | O | EtherCAT 状態実行 | ||
GPIO148 | 0、4、8、12 | D14 | I/O | 汎用入出力 148 | |
EPWM2B | 1 | O | ePWM-2 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO15 | 10 | O | EtherCAT 汎用出力 15 | ||
ESC_PHY0_LINKSTATUS | 14 | I | EtherCAT PHY-0 リンク・ステータス | ||
GPIO149 | 0、4、8、12 | A13 | I/O | 汎用入出力 149 | |
EPWM3A | 1 | O | ePWM-3 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO16 | 10 | O | EtherCAT 汎用出力 16 | ||
ESC_PHY1_LINKSTATUS | 14 | I | EtherCAT PHY-1 リンク・ステータス | ||
GPIO150 | 0、4、8、12 | B13 | I/O | 汎用入出力 150 | |
EPWM3B | 1 | O | ePWM-3 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO17 | 10 | O | EtherCAT 汎用出力 17 | ||
ESC_I2C_SDA | 14 | I/OC | EtherCAT I2C データ | ||
GPIO151 | 0、4、8、12 | C13 | I/O | 汎用入出力 151 | |
EPWM4A | 1 | O | ePWM-4 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO18 | 10 | O | EtherCAT 汎用出力 18 | ||
ESC_I2C_SCL | 14 | I/OC | EtherCAT I2C クロック | ||
GPIO152 | 0、4、8、12 | D13 | I/O | 汎用入出力 152 | |
EPWM4B | 1 | O | ePWM-4 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO19 | 10 | O | EtherCAT 汎用出力 19 | ||
ESC_MDIO_CLK | 14 | O | EtherCAT MDIO クロック | ||
GPIO153 | 0、4、8、12 | A12 | I/O | 汎用入出力 153 | |
EPWM5A | 1 | O | ePWM-5 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO20 | 10 | O | EtherCAT 汎用出力 20 | ||
ESC_MDIO_DATA | 14 | I/O | EtherCAT MDIO データ | ||
GPIO154 | 0、4、8、12 | B12 | I/O | 汎用入出力 154 | |
EPWM5B | 1 | O | ePWM-5 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO21 | 10 | O | EtherCAT 汎用出力 21 | ||
ESC_PHY_CLK | 14 | O | EtherCAT PHY クロック | ||
GPIO155 | 0、4、8、12 | C12 | I/O | 汎用入出力 155 | |
EPWM6A | 1 | O | ePWM-6 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO22 | 10 | O | EtherCAT 汎用出力 22 | ||
ESC_PHY_RESETn | 14 | O | EtherCAT PHY アクティブ Low リセット | ||
GPIO156 | 0、4、8、12 | D12 | I/O | 汎用入出力 156 | |
EPWM6B | 1 | O | ePWM-6 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO23 | 10 | O | EtherCAT 汎用出力 23 | ||
ESC_TX0_ENA | 14 | O | EtherCAT MII 送信 0 イネーブル | ||
GPIO157 | 0、4、8、12 | B10 | I/O | 汎用入出力 157 | |
EPWM7A | 1 | O | ePWM-7 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO24 | 10 | O | EtherCAT 汎用出力 24 | ||
ESC_TX0_CLK | 14 | I | EtherCAT MII 送信 0 クロック | ||
GPIO158 | 0、4、8、12 | C10 | I/O | 汎用入出力 158 | |
EPWM7B | 1 | O | ePWM-7 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO25 | 10 | O | EtherCAT 汎用出力 25 | ||
ESC_TX0_DATA0 | 14 | O | EtherCAT MII 送信 0 データ 0 | ||
GPIO159 | 0、4、8、12 | D10 | I/O | 汎用入出力 159 | |
EPWM8A | 1 | O | ePWM-8 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO26 | 10 | O | EtherCAT 汎用出力 26 | ||
ESC_TX0_DATA1 | 14 | O | EtherCAT MII 送信 0 データ 1 | ||
GPIO160 | 0、4、8、12 | B9 | I/O | 汎用入出力 160 | |
EPWM8B | 1 | O | ePWM-8 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO27 | 10 | O | EtherCAT 汎用出力 27 | ||
ESC_TX0_DATA2 | 14 | O | EtherCAT MII 送信 0 データ 2 | ||
GPIO161 | 0、4、8、12 | C9 | I/O | 汎用入出力 161 | |
EPWM9A | 1 | O | ePWM-9 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO28 | 10 | O | EtherCAT 汎用出力 28 | ||
ESC_TX0_DATA3 | 14 | O | EtherCAT MII 送信 0 データ 3 | ||
GPIO162 | 0、4、8、12 | D9 | I/O | 汎用入出力 162 | |
EPWM9B | 1 | O | ePWM-9 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO29 | 10 | O | EtherCAT 汎用出力 29 | ||
ESC_RX0_DV | 14 | I | EtherCAT MII 受信 0 データ有効 | ||
GPIO163 | 0、4、8、12 | A8 | I/O | 汎用入出力 163 | |
EPWM10A | 1 | O | ePWM-10 出力 A (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO30 | 10 | O | EtherCAT 汎用出力 30 | ||
ESC_RX0_CLK | 14 | I | EtherCAT MII 受信 0 クロック | ||
GPIO164 | 0、4、8、12 | B8 | I/O | 汎用入出力 164 | |
EPWM10B | 1 | O | ePWM-10 出力 B (ePWM1-8 で高分解能を利用可能) | ||
ESC_GPO31 | 10 | O | EtherCAT 汎用出力 31 | ||
ESC_RX0_ERR | 14 | I | EtherCAT MII 受信 0 エラー | ||
GPIO165 | 0、4、8、12 | C5 | I/O | 汎用入出力 165 | |
EPWM11A | 1 | O | ePWM-11 出力 A (ePWM1-8 で高分解能を利用可能) | ||
MDXA | 10 | O | McBSP-A 送信シリアル・データ | ||
ESC_RX0_DATA0 | 14 | I | EtherCAT MII 受信 0 データ 0 | ||
GPIO166 | 0、4、8、12 | D5 | I/O | 汎用入出力 166 | |
EPWM11B | 1 | O | ePWM-11 出力 B (ePWM1-8 で高分解能を利用可能) | ||
MDRA | 10 | I | McBSP-A 受信シリアル・データ | ||
ESC_RX0_DATA1 | 14 | I | EtherCAT MII 受信 0 データ 1 | ||
GPIO167 | 0、4、8、12 | C4 | I/O | 汎用入出力 167 | |
EPWM12A | 1 | O | ePWM-12 出力 A (ePWM1-8 で高分解能を利用可能) | ||
MCLKXA | 10 | O | McBSP-A 送信クロック | ||
ESC_RX0_DATA2 | 14 | I | EtherCAT MII 受信 0 データ 2 | ||
GPIO168 | 0、4、8、12 | D4 | I/O | 汎用入出力 168 | |
EPWM12B | 1 | O | ePWM-12 出力 B (ePWM1-8 で高分解能を利用可能) | ||
MFSXA | 10 | O | McBSP-A 送信フレーム同期 | ||
ESC_RX0_DATA3 | 14 | I | EtherCAT MII 受信 0 データ 3 | ||
テスト、JTAG、リセット | |||||
ERRORSTS | U19 | 92 | O | エラー・ステータス出力。この信号を使用する場合は、外部プルダウンが必要です。 | |
FLT1 | W12 | 73 | I/O | フラッシュ・テスト・ピン 1。テキサス・インスツルメンツ用に予約済みです。未接続のままにする必要があります。 | |
FLT2 | V13 | 74 | I/O | フラッシュ・テスト・ピン 2。テキサス・インスツルメンツ用に予約済みです。未接続のままにする必要があります。 | |
NC1 | H4 | 非接続。このピンは内部でデバイスに接続されていません。このピンは、オープンのままにすることも、最大動作条件内の任意の電圧に接続することもできます。 | |||
NC2 | J18 | 119 | 非接続。このピンはデバイス内部では接続されておらず、オープンのままにすることも、VSS または VDDIO に接続することもできます。注:内部電圧レギュレータ (VREG) を備えた他の C2000 デバイスでは、このピンは VREGENZ (内部電圧レギュレータがイネーブル) になります。C2000 デバイス間で PCB 互換性を有効にするには、このピンを VDDIO (3.3V) に接続する必要があります。これにより、他のデバイスに VREG が存在する場合、内部 VREG がディセーブルされ、このデバイスで使用する必要がある外部 VREG と競合しないことが保証されます。 | ||
TCK | V15 | 81 | I | 内部プルアップ付き JTAG テスト・クロック。 | |
TDI | W13 | 77 | I | 内部プルアップ付き JTAG テスト・データ入力 (TDI)。TDI は、TCK の立ち上がりエッジで、選択したレジスタ (命令またはデータ) にシフトインされます。 | |
TDO | W15 | 78 | O | JTAG スキャンアウト、テスト・データ出力 (TDO)。選択したレジスタ (命令またはデータ) の内容は、TCK の立ち下がりエッジで、TDO からシフトアウトされます。 | |
TMS | W14 | 80 | I | 内部プルアップ付き JTAG テスト・モード選択 (TMS)。このシリアル制御入力は、TCK の立ち上がりエッジで、TAP コントローラにシフトインされる。通常動作時に JTAG をリセット状態に維持するために、基板上で TMS ピンと VDDIO の間に外部プルアップ抵抗 (推奨 2.2kΩ) を配置する必要がある。 | |
TRSTn | V14 | 79 | I |
内部プルダウン付き JTAG テスト・リセット。TRST を HIGH に駆動すると、スキャン・システムがデバイスの動作を制御するようになります。この信号が LOW に駆動されると、デバイスは機能モードで動作し、テスト・リセット信号は無視されます。注:通常のデバイス動作中は常に TRST を LOW に維持する必要があるため、ノイズ・スパイクから保護するために、このピンには外部プルダウン抵抗が必要です。この抵抗の値は、JTAG デバッグ・プローブが TRST ピンを HIGH に駆動できる限り、できるだけ小さくする必要があります。通常、2.2kΩ~10kΩ の抵抗で十分な保護が得られます。抵抗の値はアプリケーションに依存するため、テキサス・インスツルメンツでは、デバッグ・プローブとアプリケーションの適切な動作について、各ターゲット・ボードで検証することをお勧めします。このピンには、50ns (公称) のグリッチ・フィルタが内蔵されています。 | |
X1 | G19 | 123 | I | 水晶発振器入力またはシングルエンド・クロック入力。水晶発振器をイネーブルにする前に、デバイス初期化ソフトウェアでこのピンを設定する必要がある。この発振器を使用するには、X1 と X2 の間に水晶振動子を接続する必要がある。このピンを使って、シングルエンドの 3.3V レベル・クロックを供給することもできる。 | |
X2 | J19 | 121 | O | 水晶発振器出力。 | |
XRSn | F19 | 124 | I/OD | デバイス・リセット (IN) およびウォッチドッグ・リセット (OUT)。電源投入時、このピンはデバイスによって LOW に駆動される。また、外部回路がこのピンを駆動して、デバイス・リセットをアサートすることもできる。ウォッチドッグ・リセットが発生した場合、MCU もこのピンを LOW に駆動する。ウォッチドッグ・リセット時には、512 OSCCLK サイクルのウォッチドッグ・リセット期間にわたって、XRSn ピンが LOW に駆動されます。XRSn と VDDIO の間に 2.2kΩ~10kΩ の抵抗を配置する必要があります。ノイズ・フィルタリングのために XRS と VSS の間にコンデンサを配置する場合、容量は 100nF 以下にする必要があります。これらの値は、ウォッチドッグ・リセットがアサートされたときに、ウォッチドッグが 512 OSCCLK サイクル以内に XRSn ピンを VOL に正しく駆動できるように決められています。このピンの出力バッファは、内部プルアップ付きのオープン・ドレイン素子です。このピンが外部デバイスによって駆動される場合は、オープン・ドレイン・デバイスを使用して駆動する必要があります。 | |
電源およびグランド | |||||
VDD | E9、E11、F9、F11、G14、G15、J14、J15、K5、K6、P10、P13、R10、R13 | 61、76、117、126、137、153、158、169、16、21 | 1.2V デジタル・ロジック電源ピン。各 VDD ピンの近くにデカップリング・コンデンサを配置することを推奨します。この合計容量は、少なくとも約 20μF になるようにします。デカップリング容量の正確な値は、システムの電圧レギュレーション・ソリューションによって決定する必要があります。VDD と VSS の間に単一の 56Ω 抵抗 (許容誤差 10%) を配置する必要があります。この抵抗は、内部 VDD3VFL から VDD への電流源を消費し、低消費電力デバイス状態での VDD 電圧の上昇を回避するための負荷を提供します。 | ||
VDD3VFL | R11、R12 | 72 | 3.3V フラッシュ電源ピン。各ピンに、最小 0.1μF のデカップリング・コンデンサを配置します。 | ||
VDDA | P6、R6 | 54、36 | 3.3V アナログ電源ピン。各ピンと VSSA の間に、最小 2.2μF のデカップリング・コンデンサを配置します。 | ||
VDDIO | A9、A18、B1、E7、E10、E13、F7、F10、F13、G5、G6、H5、H6、L14、L15、M1、M5、M6、N14、N15、P9、R9、V19、W8、F4、G4、E16、F16 | 62、68、75、82、88、91、99、106、114、116、127、138、147、152、159、168、3、11、15、20、26 | 3.3V デジタル I/O 電源ピン。各ピンに、最小 0.1μF のデカップリング・コンデンサを配置します。 | ||
VDDOSC | H16、H17 | 120、125 | 3.3V オンチップ水晶発振器 (X1 および X2) と 2 つのゼロピン内部発振器 (INTOSC) の電源ピン。各ピンに、最小 0.1μF のデカップリング・コンデンサを配置します。 | ||
VSS | A1、A10、A19、E5、E6、E8、E12、E14、E15、F5、F6、F8、F12、F14、F15、G16、G17、H8、H9、H10、H11、H12、H14、H15、J5、J6、J8、J9、J10、J11、J12、K8、K9、K10、K11、K12、K14、K15、L5、L6、L8、L9、L10、L11、L12、L18、M8、M9、M10、M11、M12、M14、M15、N1、N5、N6、P7、P8、P11、P12、P14、P15、R7、R8、R14、R15、W7、W19 | PAD | デバイスのグランド。クワッド・フラットパック (QFP) の場合、パッケージの底面にある PowerPAD を PCB のグランド・プレーンに半田付けする必要があります。 | ||
VSSA | P1、P5、R5、V7、W1 | 52、34 | アナログ GND | ||
VSSOSC | H18、H19 | 122 | 水晶発振器 (X1 および X2) のグランド・ピン。外部水晶振動子を使用する場合、このピンを基板のグランドに接続しないでください。代わりに、外部水晶発振器回路のグランド基準電圧に接続します。外部水晶振動子を使用しない場合は、このピンを基板のグランドに接続できます。 |