JAJSCV9C
May 2016 – January 2018
TPA3128D2
,
TPA3129D2
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
アプリケーションの簡略回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
DC Electrical Characteristics
6.6
AC Electrical Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Gain Setting and Master and Slave
7.3.2
Input Impedance
7.3.3
Startup and Shutdown Operation
7.3.4
PLIMIT Operation
7.3.5
GVDD Supply
7.3.6
BSPx AND BSNx Capacitors
7.3.7
Differential Inputs
7.3.8
Device Protection System
7.3.9
DC Detect Protection
7.3.10
Short-Circuit Protection and Automatic Recovery Feature
7.3.11
Thermal Protection
7.3.12
Device Modulation Scheme
7.3.12.1
BD-Modulation
7.3.13
Efficiency: LC Filter Required with the Traditional Class-D Modulation Scheme
7.3.14
Ferrite Bead Filter Considerations
7.3.15
When to Use an Output Filter for EMI Suppression
7.3.16
AM Avoidance EMI Reduction
7.4
Device Functional Modes
7.4.1
PBTL Mode
7.4.2
Mono Mode (Single Channel Mode)
8
Applications and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requriements
8.2.2
Detailed Design Procedure
8.2.2.1
Select the PWM Frequency
8.2.2.2
Select the Amplifier Gain and Master/Slave Mode
8.2.2.3
Select Input Capacitance
8.2.2.4
Select Decoupling Capacitors
8.2.2.5
Select Bootstrap Capacitors
8.2.3
Application Curves
9
Power Supply Recommendations
9.1
Power Supply Mode
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DAP|32
MPDS380A
サーマルパッド・メカニカル・データ
DAP|32
PPTD001K
発注情報
jajscv9c_oa
jajscv9c_pm
1
特長
複数の出力構成をサポート
24Vで8Ω BTL負荷へ2×30W (TPA3128D2)
15Vで8Ω BTL負荷へ2×15W (TPA3129D2)
広い電圧範囲: 4.5V~26V
効率的なClass-D動作
非常に低いアイドル電流: 推奨LCフィルタ構成において23mA未満
90%を超える電力効率と、低いアイドル損失により、ヒートシンクの必要性を大幅に低減
出力電力に基づくアダプティブ(適応型)変調方式
スマート・アンプ・ドライバによりRCスナバの要件を低減
複数のスイッチング周波数
AM回避
マスタとスレーブとの同期
300kHz~1.2MHzのスイッチング周波数
高PSRRのフィードバック電源段アーキテクチャによりPSUの要件を低減
電力制限をプログラム可能
パラレルBTLモードとモノ・チャネル・モードのサポート
単一と二重の電源モードをサポート
過電圧、低電圧、過熱、DC検出、短絡などの自己保護回路が内蔵され、エラー報告機能も搭載
放熱特性の優れたパッケージ
DAP (TPA3128D2およびTPA3129D2用の32ピンのHTSSOP下部パッド)