JAJSO54
November 2022
TPA3223
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison
6
Pin Configuration and Functions
6.1
Pin Functions
7
Specifications
7.1
絶対最大定格
7.2
ESD 定格
7.3
推奨動作条件
7.4
熱に関する情報
7.5
電気的特性
7.6
オーディオ特性 (BTL)
7.7
オーディオ特性 (PBTL)
7.8
Typical Characteristics, BTL Configuration, AD-mode
7.9
Typical Characteristics, PBTL Configuration, AD-mode
8
Parameter Measurement Information
9
Detailed Description
9.1
Overview
9.2
Functional Block Diagrams
9.3
Feature Description
9.3.1
Input Configuration, Gain Setting And Primary / Peripheral Operation
9.3.2
Gain Setting And Clock Synchronization
9.3.3
PWM Modulation
9.3.4
Oscillator
9.3.5
Input Impedance
9.3.6
Error Reporting
9.4
Device Functional Modes
9.4.1
Powering Up
9.4.1.1
Startup Ramp Time
9.4.2
Powering Down
9.4.2.1
Power Down Ramp Time
9.4.3
Device Reset
9.4.4
Device Soft Mute
9.4.5
Device Protection System
9.4.5.1
Overload and Short Circuit Current Protection
9.4.5.2
Signal Clipping and Pulse Injector
9.4.5.3
DC Speaker Protection
9.4.5.4
Pin-to-Pin Short Circuit Protection (PPSC)
9.4.5.5
Overtemperature Protection OTW and OTE
9.4.5.6
Undervoltage Protection (UVP), Overvoltage Protection (OVP), and Power-on Reset (POR)
9.4.5.7
Fault Handling
10
Application and Implementation
10.1
Application Information
10.2
Typical Applications
10.2.1
Stereo BTL Application
10.2.1.1
Design Requirements
10.2.1.2
Detailed Design Procedures
10.2.1.2.1
Decoupling Capacitor Recommendations
10.2.1.2.2
PVDD Capacitor Recommendation
10.2.1.2.3
BST capacitors
10.2.1.2.4
PCB Material Recommendation
10.2.2
Application Curves
10.2.3
Typical Application, Differential (2N), AD-Mode PBTL (Outputs Paralleled after LC filter)
10.2.3.1
Design Requirements
10.3
Power Supply Recommendations
10.3.1
Power Supplies
10.3.1.1
VDD Supply
10.3.1.2
AVDD and GVDD Supplies
10.3.1.3
PVDD Supply
10.3.1.4
BST Supply
10.4
Layout
10.4.1
Layout Guidelines
10.4.2
Layout Examples
10.4.2.1
BTL Application Printed Circuit Board Layout Example
10.4.2.2
PBTL (Outputs Paralleled after LC filter) Application Printed Circuit Board Layout Example
11
Device and Documentation Support
11.1
Documentation Support
11.2
Receiving Notification of Documentation Updates
11.3
サポート・リソース
11.4
Trademarks
11.5
Electrostatic Discharge Caution
11.6
Glossary
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDV|44
MPDS169G
サーマルパッド・メカニカル・データ
DDV|44
PPTD233A
発注情報
jajso54_oa
1
特長
10V~42V の広い電源電圧範囲
ステレオ (2 x BTL) およびモノラル (1 x PBTL) 構成
10% THD+N での出力電力
BTL 構成で 4Ω へ 200W (ステレオ)
PBTL 構成で 3Ω へ 300W (モノラル)
PBTL 構成で 2Ω へ 425W (モノラル)
1% THD+N での出力電力
BTL 構成で 4Ω へ 170W (ステレオ)
PBTL 構成で 2Ω へ 325W (モノラル)
閉ループ帰還設計
THD+N: 4Ω へ 1W で 0.02% 未満
PSRR 60dB (BTL、入力信号なし)
出力ノイズ 100µV 未満 (A ウェイト)
SNR 110dB 超 (A ウェイト)
低消費電力動作モード
スタンバイ・モード:ミュートおよびシャットダウン
シングル・チャネル BTL 動作
複数の入力オプションによりプリアンプ設計を簡素化
差動またはシングルエンド・アナログ入力
選択可能なゲイン:20dB、23.5dB、32dB、36dB
保護機能を内蔵:低電圧、過電圧、過電流、サイクル単位の電流制限、短絡、クリッピング検出、過熱警告およびシャットダウン、DC スピーカー保護
複数のデバイスを簡単に同期可能
効率 90% の Class-D 動作 (4Ω)