JAJSF15O
July 2006 – July 2019
TPD4E001
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
アプリケーション回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings—JEDEC Specification
6.3
ESD Ratings—IEC Specification
6.4
Recommended Operating Conditions
6.5
Thermal Information
6.6
Electrical Characteristics
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
関連リンク
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DPK|6
MPSS055A
DRS|6
MPDS176E
DCK|6
MPDS114E
DRL|6
MPDS159H
DBV|6
MPDS026Q
サーマルパッド・メカニカル・データ
DPK|6
QFND393
DRS|6
QFND108D
発注情報
jajsf15o_oa
jajsf15o_pm
1
特長
IEC 61000-4-2 ESD保護(レベル4)
接触放電 ±8kV
空中放電 ±15kV
5.5Aピーク・パルス電流(8/20µsのパルス)
IO容量: 1.5pF (標準値)
低いリーク電流: 1nA (最大値)
低い消費電流: 1nA
電源電圧範囲: 0.9V~5.5V
省スペースのDRL、DBV、DCK、DPK、DRSパッケージ・オプション
2、3、6チャネルの代替品も提供: TPD2E001、TPD3E001、TPD6E001