JAJSLP7B
May 2021 – April 2022
TPS25946
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Device Comparison Table
6
Pin Configuration and Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Timing Requirements
7.7
Switching Characteristics
15
7.8
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Undervoltage Lockout (UVLO and UVP)
8.3.2
Overvoltage Lockout (OVLO)
8.3.3
Inrush Current, Overcurrent, and Short-Circuit Protection
8.3.3.1
Slew Rate (dVdt) and Inrush Current Control
8.3.3.2
Active Current Limiting
8.3.3.3
Short-Circuit Protection
8.3.4
Analog Load Current Monitor
8.3.5
Reverse Current Protection
8.3.6
Overtemperature Protection (OTP)
8.3.7
Fault Response and Indication (FLT)
8.3.8
Power Good Indication (PG)
8.3.9
Input Supply Good Indication (SPLYGD)
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.1.1
Single Device, Self-Controlled
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Device Selection
9.2.2.2
Setting Overvoltage Threshold
9.2.2.3
Setting Output Voltage Rise Time (tR)
9.2.2.4
Setting Power Good Assertion Threshold
9.2.2.5
Setting Overcurrent Threshold (ILIM)
9.2.2.6
Setting Overcurrent Blanking Interval (tITIMER)
9.2.2.7
Selecting External Bias Resistor (R5)
9.2.2.8
Selecting External Diode (D1)
9.2.3
Application Curve
10
Power Supply Recommendations
10.1
Transient Protection
10.2
Output Short-Circuit Measurements
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
Documentation Support
12.1.1
Related Documentation
12.2
Receiving Notification of Documentation Updates
12.3
サポート・リソース
12.4
Trademarks
12.5
Electrostatic Discharge Caution
12.6
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RPW|10
MPQF568
サーマルパッド・メカニカル・データ
発注情報
jajslp7b_oa
jajslp7b_pm
1
特長
広い動作時入力電圧範囲:2.7V~23V
絶対最大定格:28V
低いオン抵抗を持つバック・ツー・バック FET を内蔵:R
ON
= 28.3mΩ (標準値)
オン状態での双方向電流フロー
オフ状態での逆電流ブロック
高速過電圧保護
調整可能な過電圧誤動作防止 (OVLO) (1.2μs (標準値) の応答時間)
負荷電流監視出力 (ILM) による順方向の過電流保護
アクティブな電流制限応答
調整可能なスレッショルド (I
LIM
):0.5A~6A
精度:±10% (I
LIM
> 1A)
可変の過渡ブランキング・タイマ (ITIMER)、最大 2 × I
LIM
のピーク電流を許容
出力負荷電流監視精度:±6% (I
OUT
≥ 1A)
OUT ピンの短絡保護の高速トリップ応答
応答時間 500ns (標準値)
可変 (2 × I
LIM
) および固定のスレッショルド
アクティブ HIGH のイネーブル入力、低電圧誤動作防止 (UVLO) スレッショルドを設定可能
可変の出力スルー・レート (dVdt) 制御
過熱保護
デジタル表示オプション:
可変スレッショルド (PGTH) 付きのパワー・グッド表示 (PG) または
サプライ・グッド (SPLYGD) およびフォルト (
FLT
) の表示
UL 2367 認定
ファイル番号 E339631
R
ILIM
≥ 549Ω
IEC 62368-1 CB 認証
小型サイズ:QFN 2mm × 2mm (0.45mm ピッチ)