JAJSBS5G
February 2012 – February 2019
TPS3700
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
出力と入力のスレッショルドとヒステリシスの関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Switching Characteristics
6.8
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Inputs (INA+, INB–)
7.3.2
Outputs (OUTA, OUTB)
7.3.3
Window Voltage Detector
7.3.4
Immunity to Input Terminal Voltage Transients
7.4
Device Functional Modes
7.4.1
Normal Operation (VDD > UVLO)
7.4.2
Undervoltage Lockout (V(POR) < VDD < UVLO)
7.4.3
Power-On Reset (VDD < V(POR))
8
Application and Implementation
8.1
Application Information
8.1.1
VPULLUP to a Voltage Other Than VDD
8.1.2
Monitoring VDD
8.1.3
Monitoring a Voltage Other Than VDD
8.1.4
Monitoring Overvoltage and Undervoltage for Separate Rails
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Resistor Divider Selection
8.2.2.2
Pullup Resistor Selection
8.2.2.3
Input Supply Capacitor
8.2.2.4
Input Capacitors
8.2.3
Application Curves
8.3
Do's and Don'ts
9
Power-Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
開発サポート
11.1.1.1
評価基板
11.1.2
デバイスの項目表記
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DSE|6
DDC|6
サーマルパッド・メカニカル・データ
発注情報
jajsbs5g_oa
jajsbs5g_pm
8.2.2
Detailed Design Procedure