JAJSFN5C
November 2014 – February 2019
TPS3701
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション
標準的な誤差と接合部温度との関係
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Inputs (INA, INB)
7.3.2
Outputs (OUTA, OUTB)
7.4
Device Functional Modes
7.4.1
Normal Operation (VDD > UVLO)
7.4.2
Undervoltage Lockout (V(POR) < VDD < UVLO)
7.4.3
Power-On-Reset (VDD < V(POR))
8
Application and Implementation
8.1
Application Information
8.1.1
Window Voltage Detector Considerations
8.1.2
Input and Output Configurations
8.1.3
Immunity to Input Pin Voltage Transients
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDC|6
MPDS124I
サーマルパッド・メカニカル・データ
発注情報
jajsfn5c_oa
jajsfn5c_pm
7.4
Device Functional Modes