JAJSPM1C
March 2011 – November 2023
TPS40170
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
Handling Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Typical Characteristics
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
LDO Linear Regulators and Enable
6.3.2
Input Undervoltage Lockout (UVLO)
6.3.2.1
Equations for Programming the Input UVLO:
6.3.3
Oscillator and Voltage Feed-Forward
6.3.3.1
Calculating the Timing Resistance (RRT)
6.3.4
Overcurrent Protection and Short-Circuit Protection (OCP and SCP)
6.3.5
Soft-Start and Fault-Logic
6.3.5.1
Soft Start During Overcurrent Fault
6.3.5.2
Equations for Soft Start and Restart Time
6.3.6
Overtemperature Fault
6.3.7
Tracking
6.3.8
Adaptive Drivers
6.3.9
Start-Up into Pre-Biased Output
6.3.10
Power Good (PGOOD)
6.3.11
PGND and AGND
6.4
Device Functional Modes
6.4.1
Frequency Synchronization
6.4.2
Operation Near Minimum VIN (VVIN ≤ 4.5 V)
7
Application and Implementation
7.1
Application Information
7.1.1
Bootstrap Resistor
7.1.2
SW Node Snubber Capacitor
7.1.3
Input Resistor
7.1.4
LDRV Gate Capacitor
7.2
Typical Application
7.2.1
Design Requirements
7.2.2
Detailed Design Procedure
7.2.2.1
Custom Design with WEBENCH® Tools
7.2.2.2
List of Materials
7.2.2.3
Select a Switching Frequency
7.2.2.4
Inductor Selection (L1)
7.2.2.5
Output Capacitor Selection (C9)
7.2.2.6
Peak Current Rating of Inductor
7.2.2.7
Input Capacitor Selection (C1, C6)
7.2.2.8
MOSFET Switch Selection (Q1, Q2)
7.2.2.9
Timing Resistor (R7)
7.2.2.10
UVLO Programming Resistors (R2, R6)
7.2.2.11
Boot-Strap Capacitor (C7)
7.2.2.12
VIN Bypass Capacitor (C18)
7.2.2.13
VBP Bypass Capacitor (C19)
7.2.2.14
VDD Bypass Capacitor (C16)
7.2.2.15
SS Timing Capacitor (C15)
7.2.2.16
ILIM Resistor (R9, C17)
7.2.2.17
SCP Multiplier Selection (R5)
7.2.2.18
Feedback Divider (R10, R11)
7.2.2.19
Compensation: (R4, R13, C13, C14, C21)
7.2.3
Application Curves
7.3
Power Supply Recommendations
7.4
Layout
7.4.1
Layout Guidelines
7.4.2
Layout Example
8
Device and Documentation Support
8.1
Device Support
8.1.1
サード・パーティ製品に関する免責事項
8.1.2
Development Support
8.1.2.1
Custom Design with WEBENCH® Tools
8.1.3
Related Devices
8.2
Documentation Support
8.2.1
Related Documentation
8.3
ドキュメントの更新通知を受け取る方法
8.4
サポート・リソース
8.5
Trademarks
8.6
静電気放電に関する注意事項
8.7
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RGY|20
MPQF116H
サーマルパッド・メカニカル・データ
RGY|20
QFND041R
発注情報
jajspm1c_oa
jajspm1c_pm
1
特長
新しい類似製品が利用可能:
LM5145
広い入力電圧範囲とデューティ・サイクル範囲の 75V 同期整流降圧コントローラ
LM5146
広いデューティ・サイクル範囲の 100V 同期整流降圧 DC/DC コントローラ
広い入力電圧範囲:4.5V~60V
精度 1% の 600mV の基準電圧
プログラム可能な UVLO とヒステリシス
電圧フィード・フォワードによる電圧モード制御
100kHz~600kHz のプログラマブル周波数
プライマリとセカンダリのオプションによる双方向周波数同期
ローサイド FET センシング過電流保護と、内蔵の熱補償によるハイサイド FET センシング短絡保護
プログラム可能な閉ループ・ソフト・スタート
プリバイアス出力をサポート
ヒステリシス付き 165℃でのサーマル・シャットダウン
電圧トラッキング
パワー・グッド
1μA の低電流シャットダウン機能による ENABLE
8.0V および 3.3V の LDO 出力
ブートストラップ・ダイオードを内蔵
20ピン、3.5mm × 4.5mm VQFN (RGY) パッケージ
WEBENCH®
ツールによるカスタム設計
を作成します