JAJSOW8E
November 2007 – January 2024
TPS5430-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
ピン構成と機能
5
仕様
5.1
絶対最大定格
5.2
ESD Ratings
5.3
推奨動作条件
5.4
熱に関する情報 (DDA パッケージ)
5.5
電気的特性
5.6
代表的特性
6
詳細説明
6.1
概要
6.2
機能ブロック図
6.3
機能説明
6.3.1
発振周波数
6.3.2
基準電圧
6.3.3
イネーブル (ENA) と内部スロースタート時間
6.3.4
低電圧誤動作防止 (UVLO)
6.3.5
ブースト・キャパシタ (BOOT)
6.3.6
出力フィードバック (VSENSE) と内部補償
6.3.7
ボルテージ・フィード・フォワード
6.3.8
パルス幅変調 (PWM) 制御
6.3.9
過電流保護
6.3.10
過電圧保護 (OVP)
6.3.11
サーマル・シャットダウン
6.4
デバイスの機能モード
6.4.1
最小入力電圧付近での動作
6.4.2
ENA 制御による動作
7
アプリケーションと実装
7.1
アプリケーション情報
7.2
代表的なアプリケーション
7.2.1
アプリケーション回路、12 V 入力から 5 V 出力へ
7.2.1.1
設計要件
7.2.1.2
詳細な設計手順
7.2.1.2.1
WEBENCH® ツールによるカスタム設計
7.2.1.2.2
スイッチング周波数
7.2.1.2.3
入力コンデンサ
7.2.1.2.4
出力フィルタ部品
7.2.1.2.4.1
インダクタの選択
7.2.1.2.4.2
コンデンサの選択
7.2.1.2.5
出力電圧の設定ポイント
7.2.1.2.6
ブート・キャパシタ
7.2.1.2.7
キャッチ ダイオード
7.2.1.2.8
詳細情報
7.2.1.2.8.1
出力電圧の制限
7.2.1.2.8.2
内部補償回路
7.2.1.2.8.3
熱に関する計算
7.2.1.3
アプリケーション曲線
7.2.2
9V~21V 入力、5V 出力のアプリケーション回路
7.2.3
セラミック出力フィルタ キャパシタを使用する回路
7.2.3.1
出力フィルタ部品の選択
7.2.3.2
外部補償回路
7.3
電源に関する推奨事項
7.4
レイアウト
7.4.1
レイアウトのガイドライン
7.4.2
レイアウト例
8
デバイスおよびドキュメントのサポート
8.1
デバイス サポート
8.1.1
開発サポート
8.1.1.1
WEBENCH® ツールによるカスタム設計
8.2
ドキュメントのサポート
8.2.1
関連資料
8.3
ドキュメントの更新通知を受け取る方法
8.4
サポート・リソース
8.5
商標
8.6
静電気放電に関する注意事項
8.7
用語集
9
改訂履歴
10
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDA|8
MPDS092F
サーマルパッド・メカニカル・データ
DDA|8
PPTD043J
発注情報
jajsow8e_oa
jajsow8e_pm
8
デバイスおよびドキュメントのサポート