JAJSIZ2B october   2016  – june 2021 TPS54388C-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. Revision History
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Fixed-Frequency PWM Control
      2. 7.3.2 Slope Compensation and Output Current
      3. 7.3.3 Bootstrap Voltage (BOOT) and Low-Dropout Operation
      4. 7.3.4 Error Amplifier
      5. 7.3.5 Voltage Reference
    4. 7.4 Device Functional Modes
      1. 7.4.1  Adjusting the Output Voltage
      2. 7.4.2  Enable Functionality and Adjusting Undervoltage Lockout
      3. 7.4.3  Slow-Start or Tracking Pin
      4. 7.4.4  Sequencing
      5. 7.4.5  Constant Switching Frequency and Timing Resistor (RT/CLK Pin)
      6. 7.4.6  Overcurrent Protection
      7. 7.4.7  Frequency Shift
      8. 7.4.8  Reverse Overcurrent Protection
      9. 7.4.9  Synchronize Using the RT/CLK Pin
      10. 7.4.10 Power Good (PWRGD Pin)
      11. 7.4.11 Overvoltage Transient Protection
      12. 7.4.12 Thermal Shutdown
      13. 7.4.13 Small-Signal Model for Loop Response
      14. 7.4.14 Simple Small-Signal Model for Peak-Current-Mode Control
      15. 7.4.15 Small-Signal Model for Frequency Compensation
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1 Selecting the Switching Frequency
        2. 8.2.2.2 Output Inductor Selection
        3. 8.2.2.3 Output Capacitor
        4. 8.2.2.4 Input Capacitor
        5. 8.2.2.5 Slow-Start Capacitor
        6. 8.2.2.6 Bootstrap Capacitor Selection
        7. 8.2.2.7 Output-Voltage and Feedback-Resistor Selection
        8. 8.2.2.8 Compensation
        9. 8.2.2.9 Power-Dissipation Estimate
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11Device and Documentation Support
    1. 11.1 Documentation Support
      1. 11.1.1 Related Documentation
    2. 11.2 ドキュメントの更新通知を受け取る方法
    3. 11.3 サポート・リソース
    4. 11.4 Trademarks
    5. 11.5 静電気放電に関する注意事項
    6. 11.6 用語集
  12. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

TPS54388C-Q1 は 2 つの MOSFET を内蔵した、フル機能の 6V、3A 同期整流降圧型電流モード・コンバータです。

TPS54388C-Q1 は MOSFET を内蔵し、電流モード制御の実装により外付け部品数が少なく、スイッチング周波数が最高 2MHz と高いためインダクタを小さくでき、熱的に強化された小型 (3mm × 3mm) の QFN パッケージにより IC の占有面積を最小化できるため、小型の設計を実現できます。

TPS54388C-Q1 は、温度範囲全体で精度 ±1% の基準電圧 (Vref) により、各種の負荷に対して正確なレギュレーションを行います。

内蔵の 12mΩ MOSFET と標準値 515μA の消費電流により、効率が最大化されます。イネーブル・ピンを使用してシャットダウン・モードに移行すると、シャットダウン時の消費電流を 5.5μA (標準値) に低減できます。

内部の低電圧誤動作防止設定は 2.45V ですが、イネーブル・ピンの抵抗回路でスレッショルドをプログラムすることにより、設定値を高くできます。スロースタート・ピンで、出力電圧のスタートアップ・ランプを制御できます。出力が公称電圧の 93%~107% の範囲内にあるとき、オープン・ドレインのパワー・グッド信号で示されます。

周波数のフォールドバックとサーマル・シャットダウンにより、過電流時にデバイスが保護されます。

デバイス情報(1)
部品番号パッケージ本体サイズ (公称)
TPS54388C-Q1WQFN (16)3.00mm × 3.00mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-D718DC16-CB4C-451A-9BDF-075C691CE99F-low.gif簡略回路図
GUID-1630BD0B-1D5A-4DE6-942E-76C39532AE2C-low.gif効率曲線