JAJS537D
September 2009 – April 2019
TPS61093
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
概略回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Shutdown and Load Discharge
7.3.2
Overload and Overvoltage Protection
7.3.3
UVLO
7.3.4
Thermal Shutdown
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Applications
8.2.1
15 V Output Boost Converter
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.2.1
Custom Design With WEBENCH® Tools
8.2.1.2.2
Output Program
8.2.1.2.3
Without Isolation FET
8.2.1.2.4
Start-Up
8.2.1.2.5
Switch Duty Cycle
8.2.1.2.6
Inductor Selection
8.2.1.2.7
Input and Output Capacitor Selection
8.2.1.2.8
Small Signal Stability
8.2.1.3
Application Curves
8.2.2
10 V, –10 V Dual Output Boost Converter
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
デベロッパー・ネットワークの製品に関する免責事項
11.1.2
開発サポート
11.1.2.1
WEBENCH®ツールによるカスタム設計
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DSK|10
MPDS326A
サーマルパッド・メカニカル・データ
DSK|10
QFND148E
発注情報
jajs537d_oa
jajs537d_pm
8.2.2.1
Design Requirements
Table 4.
Design Parameters
PARAMETERS
VALUES
Input voltage
3.3 V
Output voltage
10 V/–10 V
Operating frequency
1.2 MHz