JAJSF84B
December 2008 – May 2018
TPS650250
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
詳細ブロック図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Dissipation Ratings
6.6
Electrical Characteristics
6.7
Electrical Characteristics VDCDC1
6.8
Electrical Characteristics VDCDC2
6.9
Electrical Characteristics VDCDC3
6.10
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Step-Down Converters, VDCDC1, VDCDC2 AND VDCDC3
7.3.2
Power Save Mode Operation
7.3.3
Soft Start
7.3.4
100% Duty Cycle Low Dropout Operation
7.3.5
Low Dropout Voltage Regulators
7.3.6
Undervoltage Lockout
7.3.7
PWRFAIL
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Typical Configuration For The Samsung Processor S3C6400-533MHz
8.2.2
Design Requirements
8.2.3
Detailed Design Procedure
8.2.3.1
Inductor Selection for the DCDC Converters
8.2.3.2
Output Capacitor Selection
8.2.3.3
Input Capacitor Selection
8.2.3.4
Output Voltage Selection
8.2.3.5
Voltage Change on VDCDC3
8.2.3.6
Vdd_alive Output
8.2.3.7
LDO1 and LDO2
8.2.3.8
Vcc-Filter
8.2.4
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
デベロッパー・ネットワークの製品に関する免責事項
11.1.2
開発サポート
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RHB|32
MPQF130D
サーマルパッド・メカニカル・データ
RHB|32
QFND029X
発注情報
jajsf84b_oa
jajsf84b_pm
1
特長
システム電圧(VDCDC1)用の1.6A、97%効率の降圧コンバータ
3.3V、2.8V、または可変
メモリ電圧用の0.8A、最高95%効率の降圧コンバータ(VDCDC2)
1.8V、2.5V、または可変
プロセッサ・コア用の0.8A、90%効率の降圧コンバータ(VDCDC3)
VDCDC3の出力電圧は可変
Vdd_alive用の30mA LDO
2×200mAの汎用LDO (LDO1およびLDO2)
プロセッサ・コア用の動的電圧管理
LDO1とLDO2の電圧は外部から変更可能
誘導性コンバータ用の独立したイネーブル・ピン
スイッチング周波数: 2.25MHz
85μAの静止電流
サーマル・シャットダウン保護機能