JAJSHZ6B
December 2008 – September 2019
TPS737-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション回路
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagrams
7.3
Feature Description
7.3.1
Output Noise
7.3.2
Internal Current Limit
7.3.3
Enable Pin and Shutdown
7.3.4
Reverse Current
7.3.5
Thermal Protection
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.2.1
Input and Output Capacitor Requirements
8.2.2.2
Dropout Voltage
8.2.2.3
Transient Response
8.2.3
Application Curves
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
Improve PSRR and Noise Performance
10.1.2
Power Dissipation
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
12.1
パッケージの取り付け
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DRB|8
MPDS118K
サーマルパッド・メカニカル・データ
DRB|8
QFND058N
発注情報
jajshz6b_oa
jajshz6b_pm
2
アプリケーション
高性能 DSP、FPGA、ASIC、マイクロプロセッサのポイント・オブ・ロード・レギュレーション
スイッチング電源のポスト・レギュレーション
携帯型およびバッテリ駆動の機器