JAJSTQ9E December   2001  – July 2024 TPS769-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Dissipation Ratings (Legacy Chip)
    6. 5.6 Electrical Characteristics
    7. 5.7 Typical Characteristics
    8. 5.8 Typical Characteristics: Supported ESR Range
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagrams
    3. 6.3 Feature Description
      1. 6.3.1 Output Enable
      2. 6.3.2 Dropout Voltage
      3. 6.3.3 Current Limit
      4. 6.3.4 Undervoltage Lockout (UVLO)
      5. 6.3.5 Output Pulldown
      6. 6.3.6 Thermal Shutdown
    4. 6.4 Device Functional Modes
      1. 6.4.1 Normal Operation
      2. 6.4.2 Dropout Operation
      3. 6.4.3 Disabled
  8. Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Typical Application
      1. 7.2.1 Design Requirements
      2. 7.2.2 Detailed Design Procedure
        1. 7.2.2.1 Adjustable Device Feedback Resistors
        2. 7.2.2.2 Recommended Capacitor Types
        3. 7.2.2.3 Input and Output Capacitor Requirements
        4. 7.2.2.4 Reverse Current
        5. 7.2.2.5 Feed-Forward Capacitor (CFF)
        6. 7.2.2.6 Power Dissipation (PD)
        7. 7.2.2.7 Estimating Junction Temperature
      3. 7.2.3 Application Curves
    3. 7.3 Power Supply Recommendations
    4. 7.4 Layout
      1. 7.4.1 Layout Guidelines
      2. 7.4.2 Layout Example
  9. Device and Documentation Support
    1. 8.1 Device Support
      1. 8.1.1 Development Support
        1. 8.1.1.1 Evaluation Module
        2. 8.1.1.2 Spice Models
        3. 8.1.1.3 Device Nomenclature
    2. 8.2 Documentation Support
      1. 8.2.1 Related Documentation
    3. 8.3 ドキュメントの更新通知を受け取る方法
    4. 8.4 サポート・リソース
    5. 8.5 Trademarks
    6. 8.6 静電気放電に関する注意事項
    7. 8.7 用語集
  10. Revision History
  11. 10Mechanical, Packaging, and Orderable Information

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • DBV|5
サーマルパッド・メカニカル・データ
発注情報

概要

TPS769-Q1 は、低ドロップアウト (LDO) リニア電圧レギュレータです。2.5V~16V (新しいチップ) の入力電圧範囲に対応し、最大 100mA の負荷電流を供給できます。新しいチップの場合、対応している出力範囲は 1.2V~5.0V (固定バージョン) または 1.2V~5.5V (可変バージョン) です。

このデバイスは入力電圧範囲が広いため、レギュレートされたレール (10V または 12V など) で動作するのに適しています。新しいチップの電圧範囲は最大 16V です。この範囲により、LDO は、さまざまなアプリケーション用のバイアス電圧を生成できます。このようなアプリケーションとしては、パワー マイクロコントローラ (MCU) やプロセッサだけでなく、SiC (シリコン カーバイド) ゲート ドライバやマイクなどがあります。

広帯域の PSRR 性能は、1kHz で 70dB 超、1MHz で 46dB を上回ります (新しいチップ)。この性能は、上流の DC/DC コンバータのスイッチング周波数を低減させ、レギュレータ後のフィルタリングを最小化するのに役立ちます。新しいチップは、内蔵ソフトスタート回路に対応し、スタートアップ時の突入電流が抑制されるため、入力容量の低減が可能です。

パッケージ情報
部品番号 パッケージ (1) パッケージ サイズ(2)
TPS769-Q1 DBV (SOT-23、5) 2.9mm × 2.8mm
詳細については、「メカニカル、パッケージ、および注文情報」を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
TPS769-Q1 代表的なアプリケーション回路代表的なアプリケーション回路