JAJSET0B
December 2018 – October 2019
TPS7A26
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
代表的なアプリケーション回路
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Output Enable
8.3.2
Dropout Voltage
8.3.3
Current Limit
8.3.4
Undervoltage Lockout (UVLO)
8.3.5
Thermal Shutdown
8.3.6
Power Good
8.3.7
Active Overshoot Pulldown Circuitry
8.4
Device Functional Modes
8.4.1
Device Functional Mode Comparison
8.4.2
Normal Operation
8.4.3
Dropout Operation
8.4.4
Disabled
9
Application and Implementation
9.1
Application Information
9.1.1
Adjustable Device Feedback Resistors
9.1.2
Recommended Capacitor Types
9.1.3
Input and Output Capacitor Requirements
9.1.4
Reverse Current
9.1.5
Feed-Forward Capacitor (CFF)
9.1.6
Power Dissipation (PD)
9.1.7
Estimating Junction Temperature
9.1.8
Special Consideration for Line Transient
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Transient Response
9.2.2.2
Selecting Feedback Divider Resistors
9.2.2.3
Thermal Dissipation
9.2.3
Application Curve
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Examples
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
デバイスの項目表記
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
ドキュメントの更新通知を受け取る方法
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
DRV|6
サーマルパッド・メカニカル・データ
DRV|6
QFND087M
発注情報
jajset0b_oa
jajset0b_pm
9.2
Typical Application
Figure 40.
Generating a 5-V Rail From a Multicell Power Bank