JAJSI66A
November 2019 – March 2020
TPS7A54
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
デジタル負荷の電源
RFコンポーネントの電源
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Voltage Regulation Features
8.3.1.1
DC Regulation
8.3.1.2
AC and Transient Response
8.3.2
System Start-Up Features
8.3.2.1
Programmable Soft Start (NR/SS Pin)
8.3.2.2
Internal Sequencing
8.3.2.2.1
Enable (EN)
8.3.2.2.2
Undervoltage Lockout (UVLO) Control
8.3.2.2.3
Active Discharge
8.3.2.3
Power-Good Output (PG)
8.3.3
Internal Protection Features
8.3.3.1
Foldback Current Limit (ICL)
8.3.3.2
Thermal Protection (Tsd)
8.4
Device Functional Modes
8.4.1
Regulation
8.4.2
Disabled
8.4.3
Current Limit Operation
9
Application and Implementation
9.1
Application Information
9.1.1
Recommended Capacitor Types
9.1.1.1
Input and Output Capacitor Requirements (CIN and COUT)
9.1.1.2
Noise-Reduction and Soft-Start Capacitor (CNR/SS)
9.1.1.3
Feed-Forward Capacitor (CFF)
9.1.2
Soft Start and Inrush Current
9.1.3
Optimizing Noise and PSRR
9.1.4
Charge Pump Noise
9.1.5
Current Sharing
9.1.6
Adjustable Operation
9.1.7
Power-Good Operation
9.1.8
Undervoltage Lockout (UVLO) Operation
9.1.9
Dropout Voltage (VDO)
9.1.10
Device Behavior During Transition From Dropout Into Regulation
9.1.11
Load Transient Response
9.1.12
Reverse Current Protection Considerations
9.1.13
Power Dissipation (PD)
9.1.14
Estimating Junction Temperature
9.1.15
TPS7A54EVM Thermal Analysis
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.1.1
Board Layout
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
開発サポート
12.1.1.1
評価基板
12.1.1.2
SPICEモデル
12.1.2
デバイスの項目表記
12.2
ドキュメントのサポート
12.2.1
関連資料
12.3
ドキュメントの更新通知を受け取る方法
12.4
コミュニティ・リソース
12.5
商標
12.6
静電気放電に関する注意事項
12.7
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RPS|12
MPQF552
サーマルパッド・メカニカル・データ
発注情報
jajsi66a_oa
jajsi66a_pm
1
特長
ライン、負荷、温度の全範囲で 0.5% (最大値) の精度 (BIAS 使用時)
出力電圧ノイズ:4.4µV
RMS
低いドロップアウト:4A、BIAS ありで 175mV (最大値)
電源電圧変動除去比
500kHz時に40dB
入力電圧範囲:
BIASなし: 1.4V~6.5V
BIASあり: 1.1V~6.5V
可変出力電圧範囲:0.8 V~5.1 V
可変のソフトスタート突入電流制御
オープン・ドレインのパワー・グッド (PG) 出力
2.2mm × 2.5mm の 12 ピン VQFN パッケージ