JAJSFI0F
May 2010 – March 2020
TPS7A65-Q1
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
標準アプリケーション回路図
レギュレータの標準的な安定性
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Dissipation Ratings
6.7
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Power Up
7.3.2
Charge-Pump Operation
7.3.3
Low-Power Mode
7.3.4
Undervoltage Shutdown
7.3.5
Low-Voltage Tracking
7.3.6
Integrated Fault Protection
7.3.7
Thermal Shutdown
7.4
Device Functional Modes
7.4.1
Operation With VIN Lower Than 4 V
7.4.2
Operation With VIN Larger Than 4 V
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
Power Dissipation and Thermal Considerations
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
コミュニティ・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
KVU|3
MPSF018D
サーマルパッド・メカニカル・データ
KVU|3
QFND404A
発注情報
jajsfi0f_oa
jajsfi0f_pm
1
特長
低いドロップアウト電圧:
I
OUT
= 150mAで300mV
7V~40V の広い入力電圧範囲
最大 45V の過渡電圧に対応
最大出力電流:300mA
軽負荷時の非常に低い静止電流:25µA (標準値)
3.3V および 5V の固定出力電圧、許容誤差 ±2%
低 ESR のセラミック出力安定コンデンサ
フォルト保護機能を搭載
短絡保護と過電流保護
サーマル・シャットダウン
低入力電圧トラッキング
熱的に強化された Power パッケージ
3 ピンの TO-252 (KVU、DPAK)