JAJSEO3D
June 2012 – February 2018
TPS81256
PRODUCTION DATA.
1
特長
2
アプリケーション
標準アプリケーション
効率と負荷電流との関係
3
概要
4
改訂履歴
5
Device Options
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Typical Characteristics
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Operation
8.3.2
Power-Save Mode
8.3.3
Current Limit Operation, Maximum Output Current
8.4
Device Functional Modes
8.4.1
Softstart, Enable
8.4.2
Load Disconnect and Reverse Current Protection
8.4.3
Undervoltage Lockout
8.4.4
Thermal Regulation
8.4.5
Thermal Shutdown
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Output Capacitor Selection CEXT
9.2.2.2
Input Capacitor Selection
9.2.3
Application Curves
9.3
System Examples
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
11.3
Surface Mount Information
11.4
Thermal and Reliability Information
12
デバイスおよびドキュメントのサポート
12.1
デバイス・サポート
12.1.1
デベロッパー・ネットワークの製品に関する免責事項
12.2
コミュニティ・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
デバイスごとのパッケージ図は、PDF版データシートをご参照ください。
メカニカル・データ(パッケージ|ピン)
SIP|9
サーマルパッド・メカニカル・データ
発注情報
jajseo3d_oa
jajseo3d_pm
5
Device Options
PART NUMBER
(1)
OUTPUT VOLTAGE
PACKAGE MARKING
CHIP CODE
TPS81256
5.0V
TT
(1)
For the most current package and ordering information, see the Package Option Addendum at the end of this document, or see the TI website at
www.ti.com
.