JAJSQI6C
June 2008 – November 2024
TXB0104-Q1
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
ピン構成および機能
5
仕様
5.1
絶対最大定格
5.2
ESD 定格
5.3
推奨動作条件
5.4
熱に関する情報
5.5
電気的特性
5.6
タイミング要件:VCCA = 1.2V
5.7
タイミング要件:VCCA = 1.5V ± 0.1V
5.8
タイミング要件:VCCA = 1.8V ± 0.15V
5.9
タイミング要件:VCCA = 2.5V ± 0.2V
5.10
タイミング要件:VCCA = 3.3V ± 0.3V
5.11
スイッチング特性:VCCA = 1.2V
5.12
スイッチング特性:VCCA = 1.5V ± 0.1V
5.13
スイッチング特性:VCCA = 1.8V ± 0.15V
5.14
スイッチング特性:VCCA = 2.5V ± 0.2V
5.15
スイッチング特性:VCCA = 3.3 V ± 0.3 V
5.16
動作特性
5.17
代表的特性
6
パラメータ測定情報
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
アーキテクチャ
7.3.2
入力ドライバの要件
7.3.3
出力負荷に関する検討事項
7.3.4
イネーブルおよびディセーブル
7.3.5
I/O ラインのプルアップ抵抗またはプルダウン抵抗
7.4
デバイスの機能モード
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.2.3
アプリケーション曲線
9
電源に関する推奨事項
10
レイアウト
10.1
レイアウトのガイドライン
10.2
レイアウト例
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントの更新通知を受け取る方法
11.2
サポート・リソース
11.3
商標
11.4
静電気放電に関する注意事項
11.5
用語集
12
改訂履歴
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
PW|14
MPDS360A
RGY|14
MPQF114G
RUT|12
MPQF248C
サーマルパッド・メカニカル・データ
RGY|14
QFND039P
発注情報
jajsqi6c_oa
jajsqi6c_pm
8.2
代表的なアプリケーション
図 8-1
代表的なアプリケーション回路図