JAJSE88F
November 2017 – February 2024
UCC21220
,
UCC21220A
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Device Comparison Table
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Power Ratings
6.6
Insulation Specifications
6.7
Safety-Related Certifications
6.8
Safety-Limiting Values
6.9
Electrical Characteristics
6.10
Switching Characteristics
6.11
Thermal Derating Curves
6.12
Typical Characteristics
7
Parameter Measurement Information
7.1
Minimum Pulses
7.2
Propagation Delay and Pulse Width Distortion
7.3
Rising and Falling Time
7.4
Input and Disable Response Time
7.5
Power-up UVLO Delay to OUTPUT
7.6
CMTI Testing
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
VDD, VCCI, and Under Voltage Lock Out (UVLO)
8.3.2
Input and Output Logic Table
8.3.3
Input Stage
8.3.4
Output Stage
8.3.5
Diode Structure in UCC21220 and UCC21220A
8.4
Device Functional Modes
8.4.1
Disable Pin
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Designing INA/INB Input Filter
9.2.2.2
Select External Bootstrap Diode and its Series Resistor
9.2.2.3
Gate Driver Output Resistor
9.2.2.4
Estimating Gate Driver Power Loss
9.2.2.5
Estimating Junction Temperature
9.2.2.6
Selecting VCCI, VDDA/B Capacitor
9.2.2.6.1
Selecting a VCCI Capacitor
9.2.2.6.2
Selecting a VDDA (Bootstrap) Capacitor
9.2.2.6.3
Select a VDDB Capacitor
9.2.2.7
Application Circuits with Output Stage Negative Bias
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.1.1
Component Placement Considerations
11.1.2
Grounding Considerations
11.1.3
High-Voltage Considerations
11.1.4
Thermal Considerations
11.2
Layout Example
12
Device and Documentation Support
12.1
サード・パーティ製品に関する免責事項
12.2
Documentation Support
12.2.1
Related Documentation
12.3
Receiving Notification of Documentation Updates
12.4
サポート・リソース
12.5
Trademarks
12.6
静電気放電に関する注意事項
12.7
用語集
13
Revision History
14
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|16
MPDS178G
サーマルパッド・メカニカル・データ
発注情報
jajse88f_oa
jajse88f_pm
1
特長
基本および機能絶縁をサポート
100V/ns を超える CMTI
ピーク ソース 4A、ピーク シンク 6A の出力
スイッチング パラメータ:
最大伝搬遅延:40ns
最大遅延マッチング:5ns
最大パルス幅歪み:5.5ns
最大 VDD 電源オン遅延:35µs
最大 18V の VDD 出力駆動電源
5V および
8V VDD UVLO
オプション
動作温度範囲 (T
A
):-40℃~125℃
ナロー ボディ SOIC-16 (D) パッケージ
5ns 未満の入力パルスを除去
TTL および CMOS 互換の入力
安全関連認証:
DIN V VDE V 0884-11:2017-01 と DIN EN 61010-1 に準拠した絶縁耐圧:4242V
PK
(予定)
UL 1577 に準拠した絶縁耐圧:3000V
RMS
(1 分間)
GB4943.1-2011 準拠の CQC 認定 (予定)