UCC21220A
ディスエーブル・ピン採用、MOSFET と GaNFET 向けの 5V UVLO 搭載、3.0kVrms、4A/6A、デュアルチャネル絶縁型ゲート・ドライバ
データシート
UCC21220A
- 汎用:デュアル ローサイド、デュアル ハイサイド、またはハーフ ブリッジ ドライバ
- 基本および機能絶縁をサポート
- 125V/ns を超える CMTI
- 最大 4A のピーク ソース、6A のピーク シンク出力
- スイッチング パラメータ:
- 33ns (標準値) の伝搬遅延
- 最大パルス幅歪み:5ns
- 最大 VDD 電源オン遅延:10µs
- 最大 25V の VDD 出力駆動電源
- 5V および 8V VDD UVLO オプション
- 接合部温度範囲 (Tj) -40℃〜150℃
- ナロー ボディ SOIC-16 (D) パッケージ
- TTL および CMOS 互換の入力
- 安全関連認証:
- DIN EN IEC 60747-17 (VDE 0884-17) に準拠した絶縁耐圧:4242VPK (予定)
- UL 1577 に準拠した絶縁耐性:3000VRMS (1 分間) (予定)
- GB4943.1-2022 準拠の CQC 認定 (予定)
UCC21220 および UCC21220A デバイスは、ピーク ソース電流が 4A 、ピーク シンク電流が 6A の基本および機能絶縁型デュアル チャネル ゲート ドライバです。これらのデバイスは、PFC、絶縁型 DC/DC、同期整流アプリケーションのパワー MOSFET および GaNFET を駆動するよう設計されており、高速なスイッチング性能と、125V/ns を超える同相過渡耐性 (CMTI) による堅牢なグランド バウンス保護機能を備えています。
これらのデバイスは、2 つのローサイド ドライバ、2 つのハイサイド ドライバ、ハーフブリッジ ドライバのいずれかとして構成できます。出力の遅延ばらつきが非常に小さいため、2 つの出力を並列接続することで、重負荷条件用に駆動能力を 2 倍にした 1 つのドライバを構成できます。
保護機能には、以下のものがあります。DIS ピンを High に設定すると、両方の出力が同時にシャットダウンされます。すべての電源には低電圧誤動作防止 (UVLO) 機能があり、またアクティブ プルダウン保護機能により、電源オフまたはフローティング時に出力が 2V 未満にクランプされます。
これらの機能により、広範な電力アプリケーションにおいて高効率、高電力密度、高い堅牢性を実現します。
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
13 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
UCC21220EVM-009 — UCC21220 4A、6A、3.0kVRMS 絶縁型デュアルチャネル・ゲート・ドライバの評価モジュール
UCC21220EVM-009 is designed for evaluating UCC21220, which is a 3.0-kVRMS Isolated Dual-Channel Gate Driver with 4.0-A source and 6.0-A sink peak current capability. This EVM could be served to evaluate the driver IC against its datsheet. The EVM can also be used as Driver IC component selection (...)
ユーザー ガイド: PDF
シミュレーション・ツール
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。
設計とシミュレーション向けの環境である PSpice for TI (...)
設計とシミュレーション向けの環境である PSpice for TI (...)
リファレンス・デザイン
PMP30446 — Peak efficiency at 99%, 585-W high-voltage buck reference design with standard Si-MOSFETs
このリファレンス・デザインは、450V ~ 780V の範囲内にある DC 入力電源を非絶縁型の 390V に変換し、1.5A を供給します。実際の電力段は標準的なシリコン部品のみを使用しているため、これは、SiC-FET と SiC ダイオードを使用する降圧コンバータにの代替ソリューションです。600V 定格のデバイスを採用して上記のような入力範囲に対応するために、入力電源を分割し、2 つの同一降圧段がセンター・ポイントを共有する構成を使用しています。単一の結合型インダクタ (1:1) は、センター・ポイントを自動的に均衡させます。2 (...)
リファレンス・デザイン
PMP40500 — 54VDC 入力、12V 42A 出力のハーフブリッジのリファレンス・デザイン
12V、42A を出力するこのハーフ・ブリッジのリファレンス・デザインは、有線ネットワーキング型のキャンパス / ブランチ・スイッチで使用するバス・コンバータを意図しています。このデザインは、高効率を達成し、さまざまな保護機能 (過電流、短絡) を搭載しています。このデザインは、3kVRMS の基本絶縁型と機能絶縁型いずれかのゲート・ドライバである UCC21220D、UCC21220AD、UCC21222D と、5.7kVRMS 強化絶縁型ゲート・ドライバである UCC21540D、UCC21540DWK、UCC21541DW の効率比較を提示しています。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (D) | 16 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。