JAJSCK9B
september 2016 – december 2021
UCC21521
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Power Ratings
6.6
Insulation Specifications
6.7
Safety-Related Certifications
6.8
Safety-Limiting Values
6.9
Electrical Characteristics
6.10
Switching Characteristics
6.11
Insulation Characteristics Curves
6.12
Typical Characteristics
7
Parameter Measurement Information
7.1
Propagation Delay and Pulse Width Distortion
7.2
Rising and Falling Time
7.3
Input and Enable Response Time
7.4
Programmable Dead Time
7.5
Powerup UVLO Delay to OUTPUT
7.6
CMTI Testing
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
VDD, VCCI, and Under Voltage Lock Out (UVLO)
8.3.2
Input and Output Logic Table
8.3.3
Input Stage
8.3.4
Output Stage
8.3.5
Diode Structure in UCC21521
8.4
Device Functional Modes
8.4.1
Enable Pin
8.4.2
Programmable Dead Time (DT) Pin
8.4.2.1
Tying the DT Pin to VCC
8.4.2.2
DT Pin Connected to a Programming Resistor between DT and GND Pins
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Designing INA/INB Input Filter
9.2.2.2
Select External Bootstrap Diode and its Series Resistor
9.2.2.3
Gate Driver Output Resistor
9.2.2.4
Gate to Source Resistor Selection
9.2.2.5
Estimate Gate Driver Power Loss
9.2.2.6
Estimating Junction Temperature
9.2.2.7
Selecting VCCI, VDDA/B Capacitor
9.2.2.7.1
Selecting a VCCI Capacitor
9.2.2.7.2
Selecting a VDDA (Bootstrap) Capacitor
9.2.2.7.3
Select a VDDB Capacitor
9.2.2.8
Dead Time Setting Guidelines
9.2.2.9
Application Circuits with Output Stage Negative Bias
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.2
Layout Example
12
Device and Documentation Support
12.1
サード・パーティ製品に関する免責事項
12.2
Documentation Support
12.2.1
Related Documentation
12.3
Certifications
12.4
ドキュメントの更新通知を受け取る方法
12.5
サポート・リソース
12.6
Trademarks
12.7
静電気放電に関する注意事項
12.8
用語集
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DW|16
MSOI003I
サーマルパッド・メカニカル・データ
DW|16
QFND505A
発注情報
jajsck9b_oa
jajsck9b_pm
1
特長
汎用:デュアル・ローサイド、デュアル・ハイサイド、またはハーフ・ブリッジ・ドライバ
動作温度範囲: -40℃~+125℃
スイッチング・パラメータ:
19ns (標準値) の伝搬遅延
最小パルス幅:10ns
最大遅延マッチング:5ns
最大パルス幅歪み:6ns
100V/ns を超える同相過渡耐性 (CMTI)
最大 12.8kV のサージ耐性
絶縁バリアの寿命:40 年超
ピーク・ソース 4A、ピーク・シンク 6A の出力
TTL および CMOS 互換の入力
3V~18V の入力 VCCI 範囲により、デジタルおよびアナログの両方のコントローラと接続可能
最大 25V の VDD 出力駆動電源
5V、8V、12V の VDD UVLO オプション
オーバーラップおよびデッドタイムをプログラム可能
5ns 未満の入力パルスとノイズ過渡を除去
高速なイネーブルによる電源シーケンス
幅広の SOIC-16 (DW) パッケージ
安全関連認証:
DIN V VDE V 0884-11:2017-01 に準拠した強化絶縁耐圧:8000V
PK
UL 1577 に準拠した絶縁耐圧:5700V
RMS
(1 分間)
IEC 60950-1、IEC 62368-1、IEC 61010-1、IEC 60601-1 最終製品規格による CSA 認証
GB4943.1-2011 による CQC 認証