UCC21521
- 汎用:デュアル・ローサイド、デュアル・ハイサイド、またはハーフ・ブリッジ・ドライバ
- 動作温度範囲: -40℃~+125℃
- スイッチング・パラメータ:
- 19ns (標準値) の伝搬遅延
- 最小パルス幅:10ns
- 最大遅延マッチング:5ns
- 最大パルス幅歪み:6ns
- 100V/ns を超える同相過渡耐性 (CMTI)
- 最大 12.8kV のサージ耐性
- 絶縁バリアの寿命:40 年超
- ピーク・ソース 4A、ピーク・シンク 6A の出力
- TTL および CMOS 互換の入力
- 3V~18V の入力 VCCI 範囲により、デジタルおよびアナログの両方のコントローラと接続可能
- 最大 25V の VDD 出力駆動電源
- 5V、8V、12V の VDD UVLO オプション
- オーバーラップおよびデッドタイムをプログラム可能
- 5ns 未満の入力パルスとノイズ過渡を除去
- 高速なイネーブルによる電源シーケンス
- 幅広の SOIC-16 (DW) パッケージ
- 安全関連認証:
- DIN V VDE V 0884-11:2017-01 に準拠した強化絶縁耐圧:8000V PK
- UL 1577 に準拠した絶縁耐圧:5700V RMS (1 分間)
- IEC 60950-1、IEC 62368-1、IEC 61010-1、IEC 60601-1 最終製品規格による CSA 認証
- GB4943.1-2011 による CQC 認証
UCC21521 は絶縁された 2 チャネルのゲート・ドライバで、ピーク電流はソース 4A、シンク 6A です。パワー MOSFET、IGBT、および SiC MOSFET を最大 5MHz で駆動するよう設計され、クラス最高の伝搬遅延とパルス幅歪みを実現しています。
入力側は 5.7kV RMS の強化絶縁バリアによって 2 つの出力ドライバと分離され、同相過渡耐性 (CMTI) は最小で 100V/ns です。2 つの 2 次側ドライバ間は、内部的に機能絶縁されているため、1500V DC までの電圧で動作します。
すべてのドライバは 2 つのローサイド・ドライバ、2 つのハイサイド・ドライバ、またはデッドタイム (DT) をプログラム可能な 1 つのハーフ・ブリッジ・ドライバとして構成可能です。EN ピンが LOW になると、両方の出力が同時にシャットダウンされ、オープンまたは HIGH のときは通常動作します。フェイルセーフ手法として、1 次側のロジック障害が発生すると、両方の出力が強制的に LOW になります。
このデバイスは、25V までの VDD 電源電圧を受け付けます。VCCI 入力電圧範囲が 3V~18V と広いため、このドライバはアナログ / デジタルいずれのコントローラとの接続にも適しています。すべての電源電圧ピンには、低電圧誤動作防止 (UVLO) 保護機能が搭載されています。
これらの高度な機能により、UCC21521 は広範な電力アプリケーションにおいて高効率、高電力密度、および堅牢性を実現します。
技術資料
設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
UCC21520EVM-286 — UCC21520 4A/6A 絶縁型デュアルチャネル・ゲート・ドライバの評価モジュール
UCC21520EVM-286 is designed for evaluating UCC21520DW, which is an isolated dual-channel gate driver with 4-A source and 6-A sink peak current capability. This EVM could be served as a reference design for driving power MOSFETS, IGBTS, and SiC MOSFETS with UCC21520 pin function identification, (...)
UCC21521CEVM-286 — UCC21521C 4A/6A 絶縁型デュアルチャネル・ゲート・ドライバの評価モジュール
UCC21521CEVM-286 is designed for evaluating UCC21521CDW, which is an isolated dual-channel gate driver with 4-A source and 6-A sink peak current, 12V UVLO and Enable (Active High) Function. This EVM could be served as a reference design for driving power MOSFETS, IGBTS, and SiC MOSFETS with (...)
PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®
設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
SOIC (DW) | 16 | Ultra Librarian |
購入と品質
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
- ファブの拠点
- 組み立てを実施した拠点
推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。