JAJSDT7B
August 2017 – August 2017
UCC256301
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
概略回路図
4
改訂履歴
5
ピン構成および機能
ピン機能
6
仕様
6.1
絶対最大定格
6.2
ESD定格
6.3
推奨動作条件
6.4
熱特性
6.5
電気的特性
6.6
スイッチング特性
6.7
代表的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
ハイブリッドヒステリシス制御
7.3.2
RVCC 12V電源
7.3.3
帰還信号経路
7.3.4
オプトカプラ帰還信号入力およびバイアス
7.3.5
システム外部停止機能
7.3.6
ピック・ロワー・ブロックとソフトスタート・マルチプレクサ
7.3.7
ピック・ハイヤー・ブロックとバースト・モード・マルチプレクサ
7.3.8
VCRコンパレータ
7.3.9
共振容量電圧検知
7.3.10
共振電流検知
7.3.11
バルク電圧検知
7.3.12
出力電圧検知
7.3.13
高電圧ゲート・ドライバ
7.3.14
保護機能
7.3.14.1
ZCS領域回避
7.3.14.2
過電流保護(OCP)
7.3.14.3
過出力電圧保護(VOUTOVP)
7.3.14.4
過入力電圧保護(VINOVP)
7.3.14.5
低入力電圧保護(VINUVP)
7.3.14.6
ブートUVLO
7.3.14.7
RVCC UVLO
7.3.14.8
過熱保護(OTP)
7.4
デバイスの機能モード
7.4.1
バースト・モード制御
7.4.2
高電圧起動
7.4.3
Xコンデンサ放電
7.4.4
ソフトスタートとバースト・モード閾値
7.4.5
システム状態/異常検出ステートマシン
7.4.6
波形発生器ステートマシン
8
アプリケーションと実装
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
設計要件
8.2.2
詳細な設計手順
8.2.2.1
LLC電力段要件
8.2.2.2
LLC利得範囲
8.2.2.3
LnとQeを選択する
8.2.2.4
等価負荷抵抗を求める
8.2.2.5
LLC共振回路の部品特性を求める
8.2.2.6
LLC 1次側電流
8.2.2.7
LLC 2次側電流
8.2.2.8
LLC変圧器
8.2.2.9
LLC共振インダクタ
8.2.2.10
LLC共振容量
8.2.2.11
LLC 1次側MOSFET
8.2.2.12
アダプティブデッドタイムの設計における考慮事項
8.2.2.13
LLC整流ダイオード
8.2.2.14
LLC出力容量
8.2.2.15
HVピン直列抵抗
8.2.2.16
BLKピン分圧器
8.2.2.17
BWピン分圧器
8.2.2.18
ISNSピン微分器
8.2.2.19
VCRピン・分圧容量
8.2.2.20
バースト・モードの調整
8.2.2.21
ソフトスタート容量
8.2.3
アプリケーション曲線
9
電源に関する推奨事項
9.1
VCC容量
9.2
ブート・キャパシタ
9.3
RVCC容量
10
レイアウト
10.1
レイアウトの注意点
10.2
レイアウト例
11
デバイスおよびドキュメントのサポート
11.1
デバイス・サポート
11.1.1
開発サポート
11.1.1.1
WEBENCH®ツールによるカスタム設計
11.2
ドキュメントのサポート(該当する場合)
11.2.1
関連資料
11.3
ドキュメントの更新通知を受け取る方法
11.4
コミュニティ・リソース
11.5
商標
11.6
静電気放電に関する注意事項
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DDB|14
MPDC008
サーマルパッド・メカニカル・データ
発注情報
jajsdt7b_oa
jajsdt7b_pm
8.2.2
詳細な設計手順