JAJSMH7D April   2020  – May 2024 UCC27624

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Timing Diagrams
    8. 5.8 Typical Characteristics
  7. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Feature Description
      1. 6.3.1 Operating Supply Current
      2. 6.3.2 Input Stage
      3. 6.3.3 Enable Function
      4. 6.3.4 Output Stage
      5. 6.3.5 Low Propagation Delays and Tightly Matched Outputs
    4. 6.4 Device Functional Modes
  8. Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Typical Application
      1. 7.2.1 Design Requirements
      2. 7.2.2 Detailed Design Procedure
        1. 7.2.2.1 VDD and Undervoltage Lockout
        2. 7.2.2.2 Drive Current and Power Dissipation
      3. 7.2.3 Application Curves
  9. Power Supply Recommendations
  10. Layout
    1. 9.1 Layout Guidelines
    2. 9.2 Layout Example
    3. 9.3 Thermal Considerations
  11. 10Device and Documentation Support
    1. 10.1 Device Support
      1. 10.1.1 サード・パーティ製品に関する免責事項
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 サポート・リソース
    4. 10.4 Trademarks
    5. 10.5 静電気放電に関する注意事項
    6. 10.6 用語集
  12. 11Revision History
  13. 12Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

特長

  • 各チャネルの 5A (代表値) ピーク ソースおよびシンク駆動電流
  • –10V まで扱える入力およびイネーブル ピン
  • -2V (過渡) を扱える出力
  • VDD 電圧の絶対最大値:30 V
  • 4.5V~26V の広い VDD 動作範囲 (UVLO 付き)
  • 2 つの独立したゲート駆動チャネル
  • 出力ごとに独立したイネーブル機能
  • ヒステリシス付きのロジック スレッショルドによる高いノイズ耐性
  • VDD と無関係な入力スレッショルド (TTL 互換)
  • 高速伝搬遅延時間:17ns (標準値)
  • 高速立ち上がり / 立ち下がり時間:6ns/10ns (標準値)
  • 2 チャネル間遅延マッチング:1ns (代表値)
  • 2 チャネルを並列に使用することで、より高い駆動電流を実現可能
  • SOIC8 および VSSOP8 PowerPAD™ パッケージ オプション
  • 動作時の接合部温度範囲:–40℃~150℃