JAJSOG3 December   2023 UCC28750

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Device Comparison
  6. Pin Configuration and Functions
  7. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Switching Characteristics
    7. 6.7 Timing Requirements
    8. 6.8 Typical Characteristics
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Detailed Pin Descriptions
      1. 7.3.1 VDD - Input Bias
      2. 7.3.2 DRV - Gate Drive Out
      3. 7.3.3 CS - Current Sensing
      4. 7.3.4 FB - Feedback
      5. 7.3.5 FLT - Fault
      6. 7.3.6 GND - Ground Return
    4. 7.4 Feature Description
      1. 7.4.1 Soft Start
      2. 7.4.2 Control Law
      3. 7.4.3 Frequency Dithering
      4. 7.4.4 Fault Protections
        1. 7.4.4.1 VDD Overvoltage and Undervoltage Lockout
        2. 7.4.4.2 Internal Overtemperature Protection
        3. 7.4.4.3 Output Overpower Protection
        4. 7.4.4.4 Output Short-Circuit Protection
        5. 7.4.4.5 FLT Pin Protections
      5. 7.4.5 Slope Compensation
    5. 7.5 Device Functional Modes
      1. 7.5.1 Off
      2. 7.5.2 Startup
      3. 7.5.3 On
      4. 7.5.4 Fault
      5. 7.5.5 Disabled
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Application
      2. 8.2.2 Design Requirements
      3. 8.2.3 Detailed Design Procedure
        1. 8.2.3.1 Input Bulk Capacitance with Minimum Bulk Voltage
        2. 8.2.3.2 Transformer Turns Ratio and Inductance
        3. 8.2.3.3 Current Sense and Slope Compensation Network
        4. 8.2.3.4 Output Capacitors
        5. 8.2.3.5 VDD Capacitance, CVDD
      4. 8.2.4 Application Performance Plots
        1. 8.2.4.1 Startup
        2. 8.2.4.2 Load Transients
        3. 8.2.4.3 Q1 Drain Voltage Evaluation
      5. 8.2.5 What to Do and What Not to Do
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

概要

UCC28750 は、フォトカプラを使用する、高性能、低スタンバイ電力、コスト効率の優れたオフライン フライバック コンバータ アプリケーション向けに最適化された、高集積電流モード、連続導通対応の PWM コントローラです。軽負荷の状況では周波数フォールドバックおよびバースト モードに移行し、軽負荷時の効率を向上させます。UCC28750 で使用されているバースト モード アルゴリズムは、最小実効スイッチング周波数を制御して、軽負荷状況における可聴ノイズを防止します。周波数ディザリングにより EMI 性能が向上します。これは、通常動作、周波数フォールドバック動作、および電力昇圧動作でアクティブになります。

UCC28750 は保護機能を搭載しており、最小限の外付け部品で堅牢なコンバータ設計を実現できます。出力過電力保護 (OPP) とサイクル単位の過電流制限により、負荷段および電力段の部品を電気的ストレスから保護します。過電圧および低電圧誤動作防止 (OVLO および UVLO) により、望ましくない入力状態でのスイッチングを防止します。FLT ピンは、デバイス バリアントに応じて、ライン ブラウンアウトの検出および保護機能、または外部過熱および過電圧保護機能を備えています。FLT ピンは、デバイス バリアントに関係なく、ピンをグランドにプルダウンして外部制御でデバイスをディセーブルにする目的にも使用されます。

製品情報
部品番号 パッケージ(1) 本体サイズ (公称)
UCC28750 DBV (SOT23-6) 2.9mm×1.6mm
利用可能なパッケージについては、このデータシートの末尾にある注文情報を参照してください。
GUID-20230206-SS0I-TXLB-Z7QK-THK605LDSDGH-low.svg図 3-1 代表的なアプリケーションの図