JAJS131I July   2000  – June 2024 UCC28C40 , UCC28C41 , UCC28C42 , UCC28C43 , UCC28C44 , UCC28C45 , UCC38C40 , UCC38C41 , UCC38C42 , UCC38C43 , UCC38C44 , UCC38C45

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  ピンの詳細説明
        1. 7.3.1.1 COMP
        2. 7.3.1.2 FB
        3. 7.3.1.3 CS
        4. 7.3.1.4 RT/CT
        5. 7.3.1.5 GND
        6. 7.3.1.6 OUT
        7. 7.3.1.7 VDD
        8. 7.3.1.8 VREF
      2. 7.3.2  低電圧誤動作防止
      3. 7.3.3  ±1% の内部基準電圧
      4. 7.3.4  電流センスと過電流制限
      5. 7.3.5  放電電流の変動の低減
      6. 7.3.6  発振器の同期
      7. 7.3.7  ソフト スタートのタイミング制御
      8. 7.3.8  イネーブルおよびディセーブル
      9. 7.3.9  スロープ補償
      10. 7.3.10 電圧モード
    4. 7.4 デバイスの機能モード
      1. 7.4.1 通常動作
      2. 7.4.2 UVLO モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  入力バルク容量と最小バルク電圧
        2. 8.2.2.2  トランスの巻線比と最大デューティ サイクル
        3. 8.2.2.3  トランスのインダクタンスとピーク電流
        4. 8.2.2.4  出力コンデンサ
        5. 8.2.2.5  電流検出ネットワーク
        6. 8.2.2.6  ゲート ドライブ抵抗
        7. 8.2.2.7  VREF コンデンサ
        8. 8.2.2.8  RT/CT
        9. 8.2.2.9  スタートアップ回路
        10. 8.2.2.10 電圧帰還補償
          1. 8.2.2.10.1 電力段の極とゼロ
          2. 8.2.2.10.2 スロープ補償
          3. 8.2.2.10.3 開ループ ゲイン
          4. 8.2.2.10.4 補償ループ
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 事前の注意事項
        2. 8.4.1.2 フィードバック配線
        3. 8.4.1.3 バイパス コンデンサ
        4. 8.4.1.4 補償部品
        5. 8.4.1.5 配線とグランド プレーン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 サード・パーティ製品に関する免責事項
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|8
  • DGK|8
サーマルパッド・メカニカル・データ
発注情報

電流センスと過電流制限

外部直列抵抗 (RCS) が電流を検出して、CS ピンの入力電圧に変換します。CS ピンは、PWM コンパレータへの非反転入力です。本デバイスは、エラー アンプの出力電圧に比例する信号と CS 入力を比較します。電流検出アンプのゲインは、通常 3V/V です。ピーク ISENSE 電流は、式 2 を使って計算されます。

式 2. UCC28C40 UCC28C41 UCC28C42 UCC28C43 UCC28C44 UCC28C45 UCC38C40 UCC38C41 UCC38C42 UCC38C43 UCC38C44 UCC38C45

VCS の標準値は 1V です。2 次側ダイオードの逆回復特性 (等価容量性負荷と回路の寄生インピーダンス) に起因するスイッチング過渡を抑制するため、時定数が小さい RC フィルタ (RCSF、CCSF) が必要な場合もあります。このフィルタの時定数は、コンバータのスイッチング時間よりも大幅に短くする必要があります。

UCC28C40 UCC28C41 UCC28C42 UCC28C43 UCC28C44 UCC28C45 UCC38C40 UCC38C41 UCC38C42 UCC38C43 UCC38C44 UCC38C45 電流検出回路図図 7-3 電流検出回路図

PWM コンパレータで実行されるサイクル単位のパルス幅変調は、実質的にエラー アンプ出力を電流検出入力と比較します。これは、電圧と電圧の直接の比較ではありません。PWM コンパレータに接続する前に、エラー アンプの出力ネットワークには、抵抗分圧回路と直列に接続された 2 つのダイオードが組み込まれているためです。2 つのダイオードの電圧降下は、低いアンプ出力でゼロ デューティ サイクルを実現できるオフセット電圧を追加します。2R/R の抵抗分圧器のおかげで、2.5V 非反転入力電圧を中心としてより対称性に優れた、より広いエラー アンプ出力スイングを簡単に利用できます。

エラー アンプからの PWM コンパレータ入力に関連した 1V ツェナー ダイオードは、デバイス設計における実際のダイオードではなく、最大電流検出入力振幅が 1V (標準値) であることを示すものです。このスレッショルドに達すると、エラー アンプの出力電圧に関係なく、サイクル単位の電流制限が行われ、出力パルスは 35ns (標準値) 以内に打ち切られます。この電流制限スレッショルドの最小値は 0.9V であり、最大値は 1.1V です。このパラメータの許容誤差に加えて、電流検出抵抗 (電流検出回路) の精度も考慮する必要があります。すべてのパワー半導体および磁気部品の定格とワーストケース条件を検討する際は、1 次側および 2 次側電流のワーストケースを考慮に入れることを推奨します。