JAJS131I July   2000  – June 2024 UCC28C40 , UCC28C41 , UCC28C42 , UCC28C43 , UCC28C44 , UCC28C45 , UCC38C40 , UCC38C41 , UCC38C42 , UCC38C43 , UCC38C44 , UCC38C45

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. デバイス比較表
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  ピンの詳細説明
        1. 7.3.1.1 COMP
        2. 7.3.1.2 FB
        3. 7.3.1.3 CS
        4. 7.3.1.4 RT/CT
        5. 7.3.1.5 GND
        6. 7.3.1.6 OUT
        7. 7.3.1.7 VDD
        8. 7.3.1.8 VREF
      2. 7.3.2  低電圧誤動作防止
      3. 7.3.3  ±1% の内部基準電圧
      4. 7.3.4  電流センスと過電流制限
      5. 7.3.5  放電電流の変動の低減
      6. 7.3.6  発振器の同期
      7. 7.3.7  ソフト スタートのタイミング制御
      8. 7.3.8  イネーブルおよびディセーブル
      9. 7.3.9  スロープ補償
      10. 7.3.10 電圧モード
    4. 7.4 デバイスの機能モード
      1. 7.4.1 通常動作
      2. 7.4.2 UVLO モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  入力バルク容量と最小バルク電圧
        2. 8.2.2.2  トランスの巻線比と最大デューティ サイクル
        3. 8.2.2.3  トランスのインダクタンスとピーク電流
        4. 8.2.2.4  出力コンデンサ
        5. 8.2.2.5  電流検出ネットワーク
        6. 8.2.2.6  ゲート ドライブ抵抗
        7. 8.2.2.7  VREF コンデンサ
        8. 8.2.2.8  RT/CT
        9. 8.2.2.9  スタートアップ回路
        10. 8.2.2.10 電圧帰還補償
          1. 8.2.2.10.1 電力段の極とゼロ
          2. 8.2.2.10.2 スロープ補償
          3. 8.2.2.10.3 開ループ ゲイン
          4. 8.2.2.10.4 補償ループ
      3. 8.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
        1. 8.4.1.1 事前の注意事項
        2. 8.4.1.2 フィードバック配線
        3. 8.4.1.3 バイパス コンデンサ
        4. 8.4.1.4 補償部品
        5. 8.4.1.5 配線とグランド プレーン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイス サポート
      1. 9.1.1 サード・パーティ製品に関する免責事項
    2. 9.2 ドキュメントのサポート
      1. 9.2.1 関連資料
    3. 9.3 ドキュメントの更新通知を受け取る方法
    4. 9.4 サポート・リソース
    5. 9.5 商標
    6. 9.6 静電気放電に関する注意事項
    7. 9.7 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

パッケージ・オプション

デバイスごとのパッケージ図は、PDF版データシートをご参照ください。

メカニカル・データ(パッケージ|ピン)
  • D|8
  • DGK|8
サーマルパッド・メカニカル・データ
発注情報

VDD

VDD は、このデバイスの電源入力接続です。通常動作では、電流制限抵抗を経由して VDD に電力を供給します。存在する可能性がある過渡電圧を含めて、電源電圧の絶対最大定格値は 20V です。この電圧を超えると、デバイスが損傷する可能性があります。これは、入力バイアス ピンに最大 30V を印加しても耐えられた従来のバイポーラ デバイスとは対照的です。また、本デバイスには内部クランプが内蔵されていないため、20V のレベルを超える可能性がある外部電源から VDD ピンを保護する必要があります。すべてのラインおよび負荷条件の下で、補助巻線 NA からのスタートアップおよびブートストラップ電源電圧を 20V 未満に抑えることができない場合、VDD と GND の間にツェナー保護ダイオードを接続します。ブートストラップ電源のインピーダンスと配置によっては、ツェナーに流れ込む電流を制限するため、補助巻線と直列に抵抗 RVDD を追加する必要がある可能性があります (図 7-1 を参照)。すべての許容誤差と温度を含めて、最小ツェナー電圧が UVLO 上側ターンオン スレッショルドの最大値よりも大きくなるようにします。ノイズに関連する問題が発生しないように、GND との間に接続されたセラミック バイパス コンデンサで VDD をフィルタ処理します。VDD ピンは、GND ピンのできるだけ近くでデカップリングする必要があります。

UCC28C40 UCC28C41 UCC28C42 UCC28C43 UCC28C44 UCC28C45 UCC38C40 UCC38C41 UCC38C42 UCC38C43 UCC38C44 UCC38C45 VDD 保護図 7-1 VDD 保護

VDD 動作電流の公称値はわずか 2.3mA ですが、OUT 電流次第で、総電源電流はより大きくなります。合計 VDD 電流は、静止 VDD 電流と平均 OUT 電流の合計です。動作周波数と MOSFET ゲート電荷 (Qg) が判明していれば、式 1 から平均 OUT 電流を計算できます。

式 1. UCC28C40 UCC28C41 UCC28C42 UCC28C43 UCC28C44 UCC28C45 UCC38C40 UCC38C41 UCC38C42 UCC38C43 UCC38C44 UCC38C45