JAJSFF5F
September 2007 – October 2018
DAC5652A
PRODUCTION DATA.
1
特長
2
アプリケーション
機能ブロック図
3
概要
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics: DC
6.6
Electrical Characteristics: AC
6.7
Electrical Characteristics: Digital Input
6.8
Electrical Characteristics: Power Supply
6.9
Switching Characteristics
6.10
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Digital Inputs
7.3.2
References
7.3.2.1
Internal Reference
7.3.2.2
External Reference
7.4
Device Functional Modes
7.4.1
Input Interfaces
7.4.1.1
Dual-Bus Data Interface and Timing
7.4.1.2
Single-Bus Interleaved Data Interface and Timing
7.4.2
Gain Setting Option
7.4.3
Sleep Mode
8
Application and Implementation
8.1
Application Information
8.1.1
DAC Transfer Function
8.1.1.1
Analog Outputs
8.1.2
Output Configurations
8.1.3
Differential With Transformer
8.1.4
Single-Ended Configuration
8.2
Typical Application
8.2.1
Design Requirements
8.2.2
Detailed Design Procedure
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Examples
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RSL|48
MPQF193A
PFB|48
MTQF019B
サーマルパッド・メカニカル・データ
RSL|48
QFND155N
発注情報
jajsff5f_oa
jajsff5f_pm
1
特長
10ビットのデュアル伝送DAC
更新速度: 275MSPS
単一電源: 3.0V~3.6V
高SFDR (スプリアス・フリー・ダイナミック・レンジ): 5MHz時80dBc
高IMD3 (3次相互変調歪): 15.1MHzおよび16.1MHz時78dBc
独立または単一抵抗によるゲイン制御
デュアル・データまたはインターリーブ・データ
1.2Vのリファレンスを内蔵
低消費電力: 290mW
パワーダウン・モード: 9mW
パッケージ
48ピンTQFP (Thin-Quad Flat Pack)
48ピンVQFN (Very-Thin-Quad Flat Pack)