JAJSMH2A
July 2021 – August 2021
DLPC1438
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Power Electrical Characteristics
6.6
Pin Electrical Characteristics
6.7
Internal Pullup and Pulldown Electrical Characteristics
6.8
DMD Sub-LVDS Interface Electrical Characteristics
6.9
DMD Low-Speed Interface Electrical Characteristics
6.10
System Oscillator Timing Requirements
6.11
Power Supply and Reset Timing Requirements
6.12
Parallel Interface Frame Timing Requirements
6.13
Parallel Interface General Timing Requirements
6.14
BT656 Interface General Timing Requirements
6.15
Flash Interface Timing Requirements
6.16
Other Timing Requirements
6.17
DMD Sub-LVDS Interface Switching Characteristics
6.18
DMD Parking Switching Characteristics
6.19
Chipset Component Usage Specification
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Input Source
7.3.1.1
Supported Resolution and Frame Rates
7.3.1.2
Parallel Interface
7.3.2
External Print
7.3.3
Device Startup
7.3.4
SPI Flash
7.3.4.1
SPI Flash Interface
7.3.4.2
SPI Flash Programming
7.3.5
I2C Interface
7.3.6
Test Point Support
7.3.7
DMD Interface
7.3.7.1
Sub-LVDS (HS) Interface
7.4
Device Functional Modes
7.5
Programming
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Pattern projector for 3D printer without actuation and without FPGA
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.1.3
Application Curve
8.2.2
Pattern projector for 3D printer with actuator
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.2.3
Application Curve
9
Power Supply Recommendations
9.1
PLL Design Considerations
9.2
System Power-Up and Power-Down Sequence
9.3
Power-Up Initialization Sequence
9.4
DMD Fast Park Control (PARKZ)
9.5
Hot Plug I/O Usage
10
Layout
10.1
Layout Guidelines
10.1.1
PLL Power Layout
10.1.2
Reference Clock Layout
10.1.2.1
Recommended Crystal Oscillator Configuration
10.1.3
Unused Pins
10.1.4
DMD Control and Sub-LVDS Signals
10.1.5
Layer Changes
10.1.6
Stubs
10.1.7
Terminations
10.1.8
Routing Vias
10.1.9
Thermal Considerations
10.2
Layout Example
11
Device and Documentation Support
11.1
Device Support
11.1.1
Third-Party Products Disclaimer
11.1.2
Device Nomenclature
11.1.2.1
Device Markings
11.2
Documentation Support
11.2.1
Related Documentation
11.3
Receiving Notification of Documentation Updates
11.4
サポート・リソース
11.5
Trademarks
11.6
Electrostatic Discharge Caution
11.7
Glossary
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZEZ|201
MPBGAK7
サーマルパッド・メカニカル・データ
発注情報
jajsmh2a_oa
1
特長
DLP300S
および
DLP301S
(0.3 インチ、3.6 メガピクセル) DMD 用デジタル・コントローラ
3D プリンティング機能:
最適な照明の均一性とグレイスケール印刷を得るための最適化されたリニア・ガンマ・モード
レイヤーの露光時間をプログラム可能
8 ビット・モノクローム・グレイスケール出力
システム機能:
低コストの SPI データ入力インターフェイスを備えたフロント・エンド FPGA
アクチュエータ制御
I2C を通じてデバイス構成を制御
LED 電流制御をプログラム可能
DLP 3D プリンタ・アプリケーションの高信頼性を実現するために最適化された動作
LED ドライバ内蔵 PMIC (電力管理 IC)
DLPA2000
、
DLPA2005
、
DLPA3000
または
DLPA3005
と組み合わせ