DATA SHEET
DRV835x 100V、3相スマート・ゲート・ドライバ
このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
1 特長
- 9~100V、トリプル・ハーフ・ブリッジのゲート・ドライバ
- (オプション) 降圧レギュレータ内蔵
- (オプション) トリプル・ローサイド電流シャント・アンプ
- スマート・ゲート・ドライブ・アーキテクチャ
- 調整可能なスルーレート制御による EMI 性能の向上
- VGS ハンドシェイクおよび最小限のデッドタイム挿入により貫通電流を回避
- 50mA~1A のピーク・ソース電流
- 100mA~2A のピーク・シンク電流
- 強力なプルダウンにより dV/dt を低減
- ゲート・ドライバ電源を内蔵
- ハイサイド・ダブラー・チャージ・ポンプによる 100% PWM デューティ・サイクル制御
- ローサイドのリニア・レギュレータ
- LM5008A 降圧レギュレータを内蔵
- 6~95V の動作電圧範囲
- 2.5~75V で 350mA の出力能力
- トリプル電流シャント・アンプ内蔵
- 可変ゲイン (5、10、20、40V/V)
- 双方向または単方向のサポート
- 6x、3x、1x、および独立 PWM モード
- SPI またはハードウェア・インターフェイスを利用可能
- 低消費電力のスリープ・モード (VVM = 48V で 20µA)
- 保護機能内蔵
- VM 低電圧誤動作防止 (UVLO)
- ゲート駆動電源低電圧 (GDUV)
- MOSFET VDS 過電流保護 (OCP)
- MOSFET 貫通電流防止
- ゲート・ドライバのフォルト (GDF)
- 熱警告およびシャットダウン (OTW/OTSD)
- 障害状況インジケータ (nFAULT)