JAJSPA6
August 2020
DS90LV028A-Q1
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD and Latch-Up Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Typical Performance Curves
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Design Requirements
9.2.2
Detailed Design Procedure
9.2.2.1
Power Decoupling Recommendations
9.2.2.2
Termination
9.2.2.3
Input Failsafe Biasing
9.2.2.4
Probing LVDS Transmission Lines
9.2.3
Application Curves
10
Power Supply Recommendations
11
Layout
11.1
Layout Guidelines
11.1.1
Differential Traces
11.1.2
PC Board Considerations
11.2
Layout Examples
12
Device and Documentation Support
12.1
Support Resources
12.2
Trademarks
12.3
静電気放電に関する注意事項
12.4
Glossary
13
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DQF|8
MPSS009B
サーマルパッド・メカニカル・データ
発注情報
jajspa6_oa
jajspa6_pm
1
特長
車載アプリケーション向けに AEC-Q100 認定済み
温度グレード 2:-40℃~+105℃
400Mbps (200MHz) を超えるスイッチング速度
差動スキュー:50ps (標準値)
チャネル間スキュー:0.1ns (標準値)
最大伝搬遅延:2.5ns
3.3V 電源の設計
フロースルーのピン配置
電源オフ時に高インピーダンスになる LVDS 入力
低消費電力の設計 (静的電圧 3.3V で 18mW)
LVDS 入力は LVDS/CML/LVPECL 信号に対応
ANSI/TIA/EIA-644 規格に準拠