JAJA641B October 2018 – August 2024 ADS9224R , ADS9234R , THS4551 , TMUX1109
入力 (THS4551 入力) | ADC 入力 (THS4551 出力) | デジタル出力 ADS7042 |
---|---|---|
VinP = +0.23V, VinN = +3.866V, VinMin(Dif) = -3.636V | VoutP = +0.23V, VoutN = 3.866V, Vout(Dif) = -3.636V | 8E60H -2908810 |
VinP = +3.866V, VinN =0.23V, VinMax(Dif) = +3.636V | VoutP = 3.866V, VoutN = +0.23V, Vout(Dif) = +3.636V | 71A0H +2908810 |
Vcc | Vee | Vref | Vocm |
---|---|---|---|
5 | 0 V | 4.096 V | 2.048 V |
このデュアル同時サンプリング SAR ADC と 4 × 2 チャネル多重化アナログ フロント エンドからなるデータ アクイジション ソリューションは、±3.866V の範囲の差動電圧信号を測定でき、最高 3MSPS の ADC サンプリング レート (またはチャネルあたり 750kSPS の実効サンプリング レート)、16 ビットの分解能をサポートしています。この回路はデュアル同時サンプリング SAR ADC を使用し、各 SAR ADC を 2 つの 4:1 (2x) マルチプレクサに接続して、ADC 1 個につき 4 つの差動入力チャネルを提供します。8 つの完全差動アンプ (FDA) が、多重化された SAR ADC 入力を駆動します。この回路は、光モジュールやアナログ入力モジュールといった用途でのデュアル同時信号の高精度測定に適用できます。また、サーボ ドライブ制御モジュール、サーボ ドライブ位置フィードバック、サーボ ドライブ位置センサなどのモータ駆動用途にも使えます。
仕様 | 目標 | 計算結果 | シミュレーション結果 |
---|---|---|---|
デュアル ADC サンプリング速度 | 3Msps | 3Msps | 3Msps |
チャネルあたりのサンプリング レート (デュアル、同時) | 750kSPS (3MSPS / 4) |
750kSPS (3-MSPS / 4) |
750-kSPS (3MSPS / 4) |
ADC 過渡入力電圧セトリング | << 1 LSB << 125µV |
NA | 20µV |
ADC 入力でのノイズ | 50µVrms | 55.9µVrms | 51.1µVrms |
TINA シミュレーションを使用して、安定性と高速な過渡セトリングを実現するように RC キックバック フィルタを最適化します。過渡シミュレーションでは、マルチプレクサ (TMUX1109) の 2 つの隣接チャネルを使用します。マルチプレクサによるスキャン シーケンス中のワーストケースの過渡セトリングをシミュレートするために、2 つの隣接チャネルをそれぞれ正のフルスケールと負のフルスケールに近い電圧に設定します。マルチプレクサのドレイン容量と直列抵抗を、マルチプレクサ シミュレーション回路でモデル化します。SAR ADC のサンプル / ホールド コンデンサは、アクイジション期間中に SAR ADC の分解能である 16 ビット以内にセトリングする必要があります。このシミュレーション回路の概略回路図を以下に示します。
下図に、ADC の変換制御 (CONVST) とマルチプレクサのチャネル制御のタイミングを示します。ADS9224R は最高サンプリング レート 3Msps (最小サイクル時間 333ns) をサポートしています。CONVST 信号の立ち上がりエッジの前にチャネルが切り替わるのを防止するため、CONVST の立ち上がりエッジ後の MUX のチャネル制御タイミングにわずかな遅延を挿入します。この件の詳しい理論については、TI の設計である 16 ビット、400kSPS、4 チャネル多重データ取得システム、高入力電圧用リファレンス デザインを参照してください。
以下の TINA 過渡シミュレーションは、隣接 MUX チャネル間のフルスケール ステップ変動後の FDA、マルチプレクサ、SAR ADC サンプル/ホールドのセトリングを示しています。このようなシミュレーションは、サンプル/ホールド キックバック回路とAFE アンプ回路が適正に選定されていることを示します。最高水準のセトリングと AC 性能を実現する RC フィルタの選定方法については、『Introduction to SAR ADC Front-End Component Selection』を参照してください。
この回路のゲインは 0dB (1V/V)、周波数帯域幅のシミュレーション結果は 16.45MHz です。帯域幅の計算結果とシミュレーション結果がほぼ一致していることに注意します (計算結果 = 17.62MHz、シミュレーション結果 = 16.45MHz)。帯域幅の計算およびシミュレーションの概要については、『オペアンプの帯域幅』を参照してください。
システムの帯域幅は出力フィルタにより設定されます。
以下の回路を TINA で使用し、TINA の AC 解析を用いてループ ゲインの測定と位相マージンの検証を行います。帰還ループ内に抵抗 RISO = 10Ω を使用して、位相マージンを増やします。この回路は安定性に優れています (約 45°の位相マージン)。この件の詳しい理論については、『オペアンプの安定性』を参照してください。
下図に、FDA 回路の総ノイズの TINA シミュレーション結果を示します。この件の詳しい理論については、『Calculating the Total Noise for ADC Systems』を参照してください。ノイズの計算結果とシミュレーション結果がほぼ一致していることに注意します (計算結果 = 55.9µVrms、シミュレーション結果 = 51.5µVrms)。
デバイス | 主な特長 | リンク | 他の使用可能デバイス |
---|---|---|---|
ADS9224R | 分解能 16 ビット、SPI、サンプル レート 3MSPS、完全差動入力、2.5V リファレンス搭載、デュアル、同時サンプリング、低レイテンシ | 基準電圧と強化 SPI 機能搭載、16 ビット、3MSPS、デュアルチャネル、同時サンプリング SAR ADC | A/D コンバータ (ADC) |
THS4551 | 150MHz、入力電圧ノイズ:3.3nV ÷ √Hz、完全差動アンプ | 低ノイズ、高精度、150MHz 完全差動アンプ | 完全差動アンプ |
テキサス・インスツルメンツ、SBAC219 TINA ファイル、ソフトウェア サポート