JAJA724A november   2022  – march 2023 MSPM0L1227 , MSPM0L1228 , MSPM0L1228-Q1 , MSPM0L2227 , MSPM0L2228 , MSPM0L2228-Q1

 

  1.   概要
  2.   商標
  3. MSPM0L ハードウェア設計チェック・リスト
  4. MSPM0L デバイスの電源
    1. 2.1 デジタル電源
    2. 2.2 アナログ電源
    3. 2.3 電源および電圧リファレンスを内蔵
    4. 2.4 電源に推奨されるデカップリング回路
  5. リセットおよび電源スーパーバイザ
    1. 3.1 デジタル電源
    2. 3.2 電源スーパーバイザ
  6. クロック・システム
    1. 4.1 内部発振器
    2. 4.2 外部クロック出力 (CLK_OUT)
    3. 4.3 周波数クロック・カウンタ (FCC)
  7. デバッガ
    1. 5.1 デバッグ・ポートのピンとピン配置
    2. 5.2 標準 JTAG コネクタを使用したデバッグ・ポート接続
  8. 主要なアナログペリフェラル
    1. 6.1 ADC 設計の検討事項
    2. 6.2 OPA 設計の検討事項
    3. 6.3 DAC 設計の検討事項
    4. 6.4 COMP 設計の検討事項
    5. 6.5 GPAMP 設計の検討事項
  9. 主要なデジタル・ペリフェラル
    1. 7.1 タイマ・リソースと設計の検討事項
    2. 7.2 UART と LIN のリソースと設計の検討事項
    3. 7.3 I2C と SPI 設計の検討事項
  10. GPIO
    1. 8.1 GPIO 出力のスイッチング速度と負荷容量
    2. 8.2 GPIO 電流シンクおよびソース
    3. 8.3 高速 GPIO
    4. 8.4 オープン・ドレイン GPIO により、レベル・シフタなしで 5V 通信を実現
    5. 8.5 レベル・シフタなしで 1.8V デバイスと通信する
    6. 8.6 未使用ピンの接続
  11. レイアウト・ガイド
    1. 9.1 電源レイアウト
    2. 9.2 グランド・レイアウトに関する検討事項
    3. 9.3 トレース、ビア、その他の PCB コンポーネント
    4. 9.4 基板層の選択方法と推奨されるスタックアップ
  12. 10ブートローダー
    1. 10.1 ブートローダの紹介
    2. 10.2 ブートローダー・ハードウェア設計の検討事項
      1. 10.2.1 物理的通信インターフェイス
      2. 10.2.2 ハードウェア起動
  13. 11関連資料
  14. 12改訂履歴

COMP 設計の検討事項

MSPM0L コンパレータ・モジュール (COMP) は、汎用コンパレータ機能を備えたアナログ電圧コンパレータです。

MSPM0L コンパレータ・モジュールには内部および外部入力が含まれており、これらの構造を使用してアナログ信号を柔軟に処理できます。また、内部温度センサを COMP 入力として直接使用することができます。

GUID-20220121-SS0I-VVDH-X5VP-J0TCMVQHTPRX-low.svg図 6-6 コンパレータのブロック図

MSPM0L コンパレータ・モジュールには、コンパレータ用のシンプルなサンプル・アンド・ホールドの構築に使用できるショート・スイッチも含まれています。

図 6-7 に示すように、必要なサンプリング時間はサンプリング・コンデンサ (CS) のサイズ、ショート・スイッチ (R) と直列に接続された入力スイッチの抵抗、外部ソース (RS) の抵抗に比例します。サンプリング・コンデンサ CS は 100pF より大きい必要があります。サンプリング・コンデンサ CS を充電する時定数 Tau は、以下の式で計算できます。

T a u = ( R I + R S ) x C S

必要な精度に応じて、サンプリング時間として 3~10 Tau を使用する必要があります。3 Tau では、サンプリング・コンデンサは入力信号電圧レベルの約 95% まで充電され、5 Tau では 99% 以上まで充電されます。10 Tau では、サンプリングされた電圧で 12 ビットの精度を実現できます。

GUID-20210406-CA0I-7H77-1KFN-PZ8QCBMJJQGN-low.svg図 6-7 コンパレータ・ショート・スイッチ