JAJS499J
June 2010 – January 2018
TPS7A80
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
標準アプリケーション回路
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Internal Current Limit
7.3.2
Shutdown
7.3.3
Start-Up
7.3.4
Undervoltage Lockout (UVLO)
7.4
Device Functional Modes
8
Application and Implementation
8.1
Application Information
8.2
Typical Application
8.2.1
Design Requirements
8.2.1.1
Dropout Voltage
8.2.1.2
Minimum Load
8.2.1.3
Input and Output Capacitor Requirements
8.2.1.4
Transient Response
8.2.2
Detailed Design Procedure
8.2.2.1
Output Noise
8.2.3
Application Curve
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.1.1
Board Layout Recommendations to Improve PSRR and Noise Performance
10.1.2
Thermal Considerations
10.1.3
Power Dissipation
10.1.4
Estimating Junction Temperature
10.2
Layout Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
コミュニティ・リソース
11.4
商標
11.5
静電気放電に関する注意事項
11.6
Glossary
12
メカニカル、パッケージ、および注文情報
2
アプリケーション
通信インフラ
オーディオ
高速I/F (PLL/VCO)