JAJSEZ5P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
このデバイスの ADC は、逐次比較型 (SAR) 形式の ADC であり、16 ビットまたは 12 ビットの分解能を選択できます。複数の ADC モジュールがあり、同時サンプリングが可能です。ADC ラッパーは、変換開始 (SOC) をベースにしています (『TMS320F2837xD デュアルコア リアルタイム マイクロコントローラ テクニカル リファレンス マニュアル』 の「SOC 動作原理」セクションを参照)。
各 ADC には次のような特長があります。
図 6-34に、ADC モジュールのブロック図を示します。