JAJSGJ4D August 2018 – April 2021 UCC21530-Q1
PRODUCTION DATA
UCC21530-Q1 の入力信号ピン (INA および INB) は、TTL および CMOS 互換の入力スレッショルド・ロジックに基づいており、VDD 電源電圧から完全に絶縁されています。UCC21530-Q1 は、標準の High スレッシュルド (VINA/BH) が 1.8V、標準の Low スレッショルドが 1V で、これらは温度によってほとんど変化しないため、ロジック・レベルの制御信号 (3.3V マイコンからの信号など) で入力ピンを簡単に駆動できます (図 6-22 と図 6-23 を参照)。ヒステリシス (VINA/B_HYS) が 0.8V と広いため、ノイズ耐性と安定動作にも優れています。いずれの入力をオープンのままにしても、内部プルダウン抵抗がピンを Low に強制します。これらの抵抗の標準値は200kΩ です (Topic Link Label8.2 を参照)。 ただし、入力を使用しない場合はグランドに接続することをお勧めします。
UCC21530-Q1 の入力側は出力ドライバから絶縁されているため、入力信号の振幅は VDD より大きくても小さくてもかまいません。ただし、推奨される制限を超えないことが条件です。これにより、制御信号ソースと柔軟に統合でき、選択したゲートに対して最も効率的な VDD を選択できます。この場合、INA または INB に印加される信号の振幅は、VCCI の電圧を上回ってはいけません。