JAJSHG1E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
CPU と DMA の両方からアクセス可能な RAM ブロックは、グローバル共有 RAM (GSx RAM) と呼ばれます。各共有 RAM ブロックは、GSxMSEL レジスタのビットの構成に基づいて、いずれかの CPU サブシステムが所有できます。
すべての GSx RAM ブロックにパリティがあります。
一方の CPU サブシステムが GSx RAM を所有する場合、その CPUx と CPUx.DMA はその RAM ブロックへのフル・アクセス権を持ち、他の CPUy と CPUy.DMA は読み取りアクセス権のみを持ちます (フェッチ / 書き込みのアクセス権はありません)。
表 8-9 に、GSx RAM へのマスター・アクセスを示します。
GSxMSEL | CPU | 命令フェッチ | 読み取り | 書き込み | CPUx.DMA 読み取り | CPUx.DMA 書き込み |
---|---|---|---|---|---|---|
0 | CPU1 | あり | あり | あり | あり | あり |
CPU2 | – | あり | – | あり | – | |
1 | CPU1 | – | あり | – | あり | – |
CPU2 | あり | あり | あり | あり | あり |
GSx RAM は、アクセス保護機能 (CPU 書き込み / CPU フェッチ / DMA 書き込み) を備えています。